打印

如何提高模拟量信号采集抗干扰能力

[复制链接]
5688|13
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
jiaojian|  楼主 | 2017-12-28 15:08 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式
电路如下图图中SGM3157是模拟开关通过STM32的引脚控制AD1_SEL来选择切换外部是电流0-20mA信号进来还是电压0-10V进来。这两种信号是工业现场常见的信号。
留给外部让用户接入的端子有Vin1 Iin1 和GND。当用户接入电压信号的时候把电压信号接入Vin和GND两端。当用户接入电流信号的时候就接Iin和GND两端。
经过后面一级电压跟随器输出的ADC1就进入了STM32的AD采集端口。成本考虑AD部分也没有隔离。用户现场的采集信号线应该会收到比较长的共模干扰。现在请问如何提高抗共模干扰能力。就是想使得用户输入的两条信号线的 输入阻抗一致。以提高抗共模干扰能力。如果改成如下图的差动电路是否有意义。谢谢。

无标题.png (274.83 KB )

无标题.png

无标题2.png (138 KB )

差动

差动

相关帖子

沙发
weilaiheike| | 2017-12-28 15:32 | 只看该作者
差动运算放大器共模抑制比肯定比OP07之类的通用运算放大器高,所以肯定是有意义的。

使用特权

评论回复
板凳
ziyell| | 2017-12-28 18:23 | 只看该作者
可以从PCB上 改善 走差分线  抑制共模干扰

使用特权

评论回复
地板
xch| | 2017-12-28 19:04 | 只看该作者
又要便宜又得抗共模,这种想法非常中国梦

使用特权

评论回复
5
一周一天班| | 2017-12-28 19:37 | 只看该作者
共模要求尽量高阻输入

使用特权

评论回复
6
一周一天班| | 2017-12-28 19:40 | 只看该作者
分离阻容器件误差是降低共模抑制的关键。

使用特权

评论回复
7
jiaojian|  楼主 | 2017-12-28 22:22 | 只看该作者
我的意思是想用便宜的运放做成第二张图差动放大这样输入两端的阻抗是否可以做到一致 以提高抗共模干扰

使用特权

评论回复
8
jiaojian|  楼主 | 2017-12-28 22:23 | 只看该作者
拆开西门子的 PLC模拟量用的运放就是lm258 现场抗干扰性很好

使用特权

评论回复
9
一周一天班| | 2017-12-29 01:10 | 只看该作者
要保证共模抑制,需要满足几个条件,一运放特性高度匹配,二电阻精度高度匹配。电阻用万分一的估计都不够要求,你能保证你生产能达到要求?我认为实在太太难,仪表放大器可以达到好的指标是因为激光校准过,一分钱一分货。

使用特权

评论回复
10
一周一天班| | 2017-12-29 01:13 | 只看该作者
你这电路,就别提共模抑制这个概念,凑合用吧

使用特权

评论回复
11
jiaojian|  楼主 | 2017-12-29 09:23 | 只看该作者
是啊所以我问改成第二张图是不是有意义 会更好 提高了输入阻抗

使用特权

评论回复
12
william008| | 2017-12-29 09:54 | 只看该作者
jiaojian 发表于 2017-12-29 09:23
是啊所以我问改成第二张图是不是有意义 会更好 提高了输入阻抗

第二张图肯定有意义,共模抑制比肯定比第一张图高。
注意两点:
实际电路中R1-R4这4个电阻的配对不可能完美,共模抑制比受很大影响。想要完美,就用仪用运放。
图一中的钳位二极管和RC滤波器还是需要的。

使用特权

评论回复
13
sdggg| | 2017-12-29 21:03 | 只看该作者
加个共模电感

使用特权

评论回复
14
xcvista| | 2017-12-30 03:32 | 只看该作者
如果要降低成本,可以把 ADC 放到离采样点尽量靠近的位置,走线尽可能短。可以用独立 ADC,也可以用廉价小单片机。数字信号抗干扰能力要强得多,可以走长线。如果环境电磁场干扰实在太严重,数字信号可以走光纤(哪怕是便宜的塑料光纤也行,就人家音频系统利用的 TOSLINK 那种)彻底不受电磁干扰。另外,这么做可以省却模拟开关,通过数字寻址访问数据。

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

65

主题

196

帖子

0

粉丝