打印
[FPGA]

EDK中pcie的速度问题

[复制链接]
562|0
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
machairodus|  楼主 | 2016-6-29 22:00 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
PCIe, ip, DDR, pi, DM
本帖最后由 machairodus 于 2016-7-1 18:09 编辑

     用edk的ip核设计设计了pcie工程,有几个问题想请教下各位,希望大家不吝指教!
     1.我的理解是IPIF_BAR映射PC的主机地址,IPIF_BAR到DDR的传输就是一个PCIE传输过程(主机到板卡ddr),
所以DMA源地址设置为IPIF_BAR基地址,目标地址为DDR地址,不知道想法是否正确?


      2.利用xps_timer测试传输效率,发现IPIF_BAR到DDR的dma传输速度只有20MByte/s,这也太低了,然后尝试将数据从DDR
传输到
IPIF_BAR,传输速度有100MByte/s,用chipscope测试了下,发现dma每传输16个DWORD之后就会休息很久(DDR到IPIF_BAR休息
40个周期左右,IPIF_BAR到DDR休息超过100个周期),然后继续传输。每次传16个DWORD应该是burst_size设置为16的原因,
是休息的时间比工作的时间都长,而且设置同样的情况下,两次传输休息的时间又不同,实在是有点不懂了。


       希望有大大看到指教下啊!已经快崩溃了!谢谢!


相关帖子

发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

25

主题

43

帖子

0

粉丝