打印
[CPLD]

XC2C64A VQG44AM313的GCK0管脚

[复制链接]
684|1
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
jplzl|  楼主 | 2017-2-8 15:17 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
沙发
玄德| | 2017-2-10 10:04 | 只看该作者

全局时钟的输入端,
在芯片内部有特殊布线,使时钟信号到达各个用户(逻辑单元)的时延最小且一致。


使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

40

主题

229

帖子

2

粉丝