打印

集成芯片的VDD及AVDD的区别

[复制链接]
8195|10
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
集成芯片都有VDD和AVDD电源管脚,VDD通常直接用电源芯片产生的3.3V,1.8V供电。
而AVDD在电路设计中,通常会将3.3V或1.8V通过磁珠产生。
上网搜索到磁珠主要起到的作用是高频耗损,抑制EMC。
我想问的是集成芯片为什么要有VDD和AVDD两种类型的电源管脚,两种电源管脚的区别在哪方面。
谢谢指教!

相关帖子

沙发
天神下凡| | 2010-9-27 09:00 | 只看该作者
有这种区别的通常是一些ADC或者DAC芯片等模数混合电路,VDD是数字部分的供电电源,AVDD是模拟部分的电源,中间加磁珠是为了阻止数字电路的噪声进入模拟电源。

使用特权

评论回复
板凳
maychang| | 2010-9-27 09:01 | 只看该作者
AVDD引脚往往用于给片内模拟部分例如A/D转换电路供电。

使用特权

评论回复
地板
chenqinte|  楼主 | 2010-9-27 09:11 | 只看该作者
这么快就得到解答真实开心。
数字电源与模拟电源之间不加磁珠,任由数字电路的高频噪声引入模拟电源。但这只是电源部分,高频干扰有时如何通过电源影响信号的?

使用特权

评论回复
5
maychang| | 2010-9-27 09:20 | 只看该作者
4楼:
最简单的电源干扰信号的例子,可以考虑简单的一支三极管的基本放大电路,你看看这种电路电源电压变化时三极管两端电压是否变化。

使用特权

评论回复
6
chenqinte|  楼主 | 2010-9-27 09:35 | 只看该作者
按照maychang指出的三极管模型,很好能够理解电源是如何影响信号的。很感谢

在电路设计中,只对1.9V,3.3V电源做磁珠处理。而GND是直接将数字地和模拟地相连,这样设计是否不正确,数字地和模拟地之间是否也应该加一个磁珠,做高频干扰抑制处理。

使用特权

评论回复
7
zjp8683463| | 2010-9-27 11:47 | 只看该作者
地最好是单点接地。磁珠反而是次要的

使用特权

评论回复
8
499734424| | 2010-9-27 20:06 | 只看该作者
新手学习了~
要不每次连接AVR单片机是就只知道连,却不知为什么~

使用特权

评论回复
9
iC921| | 2010-9-27 21:10 | 只看该作者
VDD是数字部分的供电电源,按逻辑标准供电。
AVDD是模拟部分的电源,有时可以高出VDD许多。
目的:尽可能减小模拟电路的电源波动,避免模拟信号混入更多的噪声。

使用特权

评论回复
10
行的云| | 2017-9-21 15:02 | 只看该作者
讲的很详细

使用特权

评论回复
11
xiaxingxing| | 2017-11-9 15:00 | 只看该作者
电源会耦合噪声进入微弱的模拟信号中,加几个大小不一的电容可以“旁路”掉这些噪声。

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

53

主题

166

帖子

0

粉丝