打印
[技术讨论]

电容滤波效果与上拉的电阻关系

[复制链接]
2221|13
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
山狼啸月|  楼主 | 2017-9-1 13:28 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
沙发
Wattle_He| | 2017-9-1 13:39 | 只看该作者
你是做的NFC吧……

使用特权

评论回复
板凳
山狼啸月|  楼主 | 2017-9-1 13:41 | 只看该作者
Wattle_He 发表于 2017-9-1 13:39
你是做的NFC吧……

非接读卡  和NFC比较相近

使用特权

评论回复
地板
Wattle_He| | 2017-9-1 13:44 | 只看该作者
山狼啸月 发表于 2017-9-1 13:41
非接读卡  和NFC比较相近

我觉得你除非改布局,否则是搞不掉的,电源和地都受到了干扰,谁也滤不干净谁
只能建议你用正确的方法去测在管脚上VCC和GND的压差是不是稳定的,是稳定的话那应该就可以工作

使用特权

评论回复
5
山狼啸月|  楼主 | 2017-9-1 13:51 | 只看该作者
Wattle_He 发表于 2017-9-1 13:44
我觉得你除非改布局,否则是搞不掉的,电源和地都受到了干扰,谁也滤不干净谁
只能建议你用正确的方法去 ...

布局更改的可能性几乎为0,量产很多了,现在的问题是碰到比较次的加密芯片会导致芯片挂掉,好的大厂家没有什么问题!从现在的情况看,应该是卡到临界点附近了,现在想法是尽量降低,把风险减到最小,正确的测量方法是指?在测量这里确实有些疑惑,请赐教

使用特权

评论回复
6
xmar| | 2017-9-1 14:23 | 只看该作者
加密芯片电源输入加13.56MHz的陷波器。

使用特权

评论回复
7
Wattle_He| | 2017-9-1 18:01 | 只看该作者
山狼啸月 发表于 2017-9-1 13:51
布局更改的可能性几乎为0,量产很多了,现在的问题是碰到比较次的加密芯片会导致芯片挂掉,好的大厂家没 ...

参考TI的电源纹波测试方法文档

使用特权

评论回复
8
山狼啸月|  楼主 | 2017-9-4 09:21 | 只看该作者
Wattle_He 发表于 2017-9-1 18:01
参考TI的电源纹波测试方法文档

好的

使用特权

评论回复
9
chunyang| | 2017-9-4 23:05 | 只看该作者
供电通过电阻?不应该的,应该直接供电。

使用特权

评论回复
10
xiaxingxing| | 2017-9-6 21:32 | 只看该作者
为什么加一个这么大的上拉电阻供电,限流么?

使用特权

评论回复
11
山狼啸月|  楼主 | 2017-11-27 15:33 | 只看该作者
xiaxingxing 发表于 2017-9-6 21:32
为什么加一个这么大的上拉电阻供电,限流么?

功耗低啊!

使用特权

评论回复
12
chunyang| | 2017-11-27 17:14 | 只看该作者

任何芯片都有自己的额定工作功率,除非是线性器件,否则串电阻未必能降低功耗还可能会带来其它问题。好好去看器件手册,严格按照器件手册的要求设计。

使用特权

评论回复
13
lfc315| | 2017-11-27 18:24 | 只看该作者
还能这样降功耗啊,涨见识了;
就是降也有个度吧,弄那么大个电阻,都不能正常工作了,就不能减小点?

使用特权

评论回复
14
xiaxingxing| | 2017-11-29 11:55 | 只看该作者

电阻上同样会带来功耗啊

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

15

主题

217

帖子

1

粉丝