USB

[复制链接]
323|14
手机看帖
扫描二维码
随时随地手机跟帖
chenjunt|  楼主 | 2018-3-14 15:47 | 显示全部楼层 |阅读模式
用CY7C68013A 与FPGA做在核心板,USB 走线比较粗 12mil ,也靠的很近,没有焊接EEP,识别不到USB,
ousj| | 2018-3-14 15:50 | 显示全部楼层

没玩过,晶振啥的都没问题吧?

使用特权

评论回复
morrisk| | 2018-3-14 15:53 | 显示全部楼层
那个USB那两根线没反吧?

使用特权

评论回复
zwll| | 2018-3-14 15:56 | 显示全部楼层


如果usb那两根线没反接的话建议把晶振那里的电阻摘掉试试

使用特权

评论回复
chuxh| | 2018-3-14 16:00 | 显示全部楼层
嗯,还有我觉得保留管脚和唤醒管脚那里的电阻结构不对

使用特权

评论回复
juventus9554| | 2018-3-14 16:05 | 显示全部楼层
我用的核心板,没出过问题

使用特权

评论回复
stly| | 2018-3-14 16:08 | 显示全部楼层
看看设备管理器里有没有未识别的设备。

使用特权

评论回复
llljh| | 2018-3-14 16:11 | 显示全部楼层

线不一定是问题,看电源,看D+,D-有没有反接

使用特权

评论回复
chenjunt|  楼主 | 2018-3-14 16:15 | 显示全部楼层
好,我挨个排查下

使用特权

评论回复
dingy| | 2018-3-14 16:18 | 显示全部楼层
USB 线宽和线间距应该相同,如果PC 识别不到设备,是unknow device的话,可以确定是硬件问题,USB 信号不通

使用特权

评论回复
pengf| | 2018-3-14 16:23 | 显示全部楼层
另外就是CY7C68013的reverse pin要接地,wakeup接高。所有AGND都要接地

使用特权

评论回复
renyaq| | 2018-3-14 16:26 | 显示全部楼层
建议lz查看在检查硬件原理图,即使USB走线比较粗,做不到合理的阻抗控制,也不至于识别不到USB。

使用特权

评论回复
supernan| | 2018-3-14 16:29 | 显示全部楼层
主要还是USB的走线不能太长了,走线太长,枚举过程会出现time out,导致枚举不成功的。

使用特权

评论回复
xxrs| | 2018-3-14 16:34 | 显示全部楼层

USB2.0的电路板很容易成功。你的问题只要原理图没有错误,多数是焊接的原因造成的。

使用特权

评论回复
chenjunt|  楼主 | 2018-3-14 16:37 | 显示全部楼层

结贴了,多谢大家讨论这么多哈,呵呵

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

718

主题

7868

帖子

5

粉丝