[技术求助]

谁能对上拉电阻和下拉电阻的作用进行一下深层分析啊?

[复制链接]
461|16
手机看帖
扫描二维码
随时随地手机跟帖
午夜粪车| | 2018-5-9 15:28 | 显示全部楼层
只知道接在输入端能够将不确定的信号通过一个电阻嵌位在高电平,电阻同时起限流作用

使用特权

评论回复
jiahy| | 2018-5-9 15:31 | 显示全部楼层

这个网上有很多资料的

使用特权

评论回复
spark周| | 2018-5-9 15:37 | 显示全部楼层
所谓上,就是指高电平;所谓下,是指低电平。上拉,就是通过一个电阻将信号接电源,一般用于时钟信号数据信号等。下拉,就是通过一个电阻将信号接地,一般用于保护信号。

使用特权

评论回复
spark周| | 2018-5-9 15:41 | 显示全部楼层

     这是根据电路需要设计的,主要目的是为了防止干扰,增加电路的稳定性。

使用特权

评论回复
dengdc| | 2018-5-9 15:46 | 显示全部楼层
假如没有上拉,时钟和数据信号容易出错,毕竟,CPU的功率有限,带很多BUS线的时候,提供高电平信号有些吃力。而一旦这些信号被负载或者干扰拉下到某个电压下,CPU无**确地接收信息和发出指令,只能不断地复位重启。

使用特权

评论回复
dengdc| | 2018-5-9 15:48 | 显示全部楼层
     假如没有下拉,保护电路极易受到外界干扰,使CPU误以为被保护对象出问题而采取保护动作,导致误保护。

使用特权

评论回复
heweibig| | 2018-5-9 15:53 | 显示全部楼层

上拉下拉,要根据电路要求来设置。

使用特权

评论回复
wuhany| | 2018-5-9 15:57 | 显示全部楼层

不同地方的需求有不同的设计。主要还是为了是性能更好。

使用特权

评论回复
jiahy| | 2018-5-9 16:00 | 显示全部楼层

对电平的高低变化起着缓冲的作用,也是增加单片机IO口的带负载能力的

使用特权

评论回复
lizye| | 2018-5-9 16:04 | 显示全部楼层
这个也是对IO口电路的保护的啊

使用特权

评论回复
shimx| | 2018-5-9 16:09 | 显示全部楼层
其实, 最主要的作用是给悬空, 或单向悬空(如 OC 输出) 的输出提供确定的电平.

使用特权

评论回复
jiaxw| | 2018-5-9 16:12 | 显示全部楼层
提醒一下,低功耗系统,尽量不要用外置电阻

使用特权

评论回复
wyjie|  楼主 | 2018-5-9 16:18 | 显示全部楼层
好的,我明天去单位试一下,多谢各位大侠了哈,结贴了先

使用特权

评论回复
baimiaocun2015| | 2018-5-12 10:22 | 显示全部楼层
低功耗的设计还是要注意的

使用特权

评论回复
tongbu2015| | 2018-5-12 22:26 | 显示全部楼层
spark周 发表于 2018-5-9 15:37
所谓上,就是指高电平;所谓下,是指低电平。上拉,就是通过一个电阻将信号接电源,一般用于时钟信号数据信 ...

这个解释的 比较好,赞一个的

使用特权

评论回复
tongbu2015| | 2018-5-12 22:27 | 显示全部楼层
另外,这个上下拉电阻的主要还是为了增强驱动的

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

927

主题

12706

帖子

5

粉丝