高速数字电路板设计

[复制链接]
331|37
| 2019-4-18 17:32 | 显示全部楼层
Yes. Since the operating frequency could be higher than 100MHz

使用特权

评论回复
| 2019-4-18 17:35 | 显示全部楼层
我来问下,c5416 的电源,EEPROM,扩展 SRAM,双口 RAM 设计;能否介绍较详细的管脚图?

使用特权

评论回复
| 2019-4-18 17:39 | 显示全部楼层
You could
refer to our C5416 DSK design.

使用特权

评论回复
| 2019-4-18 17:42 | 显示全部楼层

刚进行 c5416 的硬件设计和软件设计时,是否有较好的中文或英文参考书。  

使用特权

评论回复
| 2019-4-18 17:46 | 显示全部楼层
还请大家推荐一下哈

使用特权

评论回复
| 2019-4-18 17:51 | 显示全部楼层

For S/W development, you could try the examples
from our CCS. For H/W design, you could refer to our EVM/DSK design.

使用特权

评论回复
| 2019-4-18 17:53 | 显示全部楼层

我有关于C240的一个问题,为何有时程序从外部运行正常,烧进 FLASH
就不正常。是何原因。

使用特权

评论回复
| 2019-4-18 17:57 | 显示全部楼层
可能性较多

使用特权

评论回复
| 2019-4-18 18:01 | 显示全部楼层
建议检查空间设置或初始化段是否写入 FLASH。

使用特权

评论回复
| 2019-4-18 18:05 | 显示全部楼层

我想了解TMS320C240及其相关 DSP的设计方法, 用于全桥电源的 PWM控制,谢谢。  

使用特权

评论回复
| 2019-4-18 18:08 | 显示全部楼层
5000最高是200M吧   我觉得高速设计还是有必要的

使用特权

评论回复
| 2019-4-18 18:13 | 显示全部楼层
这个需要进行合理的分区PCB设计的

使用特权

评论回复
| 2019-4-18 18:17 | 显示全部楼层
高速信号涉及到的影响方面非常多的,需提前都考虑的

使用特权

评论回复
| 2019-4-18 18:20 | 显示全部楼层
这个在做PCB设计的时候如楼上所说,需要注重分区设计的方案

使用特权

评论回复
 楼主 | 2019-4-18 18:24 | 显示全部楼层
结贴了,多谢大家讨论这么多哈,呵呵

使用特权

评论回复
| 2019-4-18 23:00 | 显示全部楼层
我现在做的板子基本都是16G的   设计很重要  板材更重要

使用特权

评论回复
| 2019-4-21 21:05 | 显示全部楼层
强调组成电路的无源部件对电路的影响。

使用特权

评论回复
| 2019-4-21 21:06 | 显示全部楼层
信号完整性  已经成为高速数字PCB设计必须关心的问题之一

使用特权

评论回复
| 2019-4-21 21:06 | 显示全部楼层
信号完整性需要提供不影响信号时序或电压的电路板布局

使用特权

评论回复
扫描二维码,随时随地手机跟帖
您需要登录后才可以回帖 登录 | 注册

本版积分规则

我要发帖 投诉建议 创建版块 申请版主

快速回复

您需要登录后才可以回帖
登录 | 注册
高级模式

论坛热帖

在线客服 快速回复 返回顶部 返回列表