打印

FPGA控制DDS输出调频信号时,频谱仪上只出来一个下限值(正

[复制链接]
3673|7
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
冰妃袭阳SS|  楼主 | 2013-7-12 13:33 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
本帖最后由 冰妃袭阳SS 于 2013-7-17 17:07 编辑

FPGA型号EP1C3T144I7N,配置芯片型号EPC2LI20N,DDS型号AD9910,用Quartus II软件编程下载,JATG模式,程序很简单,只是采用DRG模式输出一个调频信号,但是我的输出结果只有一个下限值(正斜率调频,负斜率调频时只出现上限值),感觉好像是没跳起来,但是我用示波器检查调频dds_ctrl信号和io_update信号是对的,有上升沿的作用,请教大神指导一下,这种情况是怎么回事??
附注:加入点频模式程序时,输出是正确的。

评论
魔杰双鱼 2022-2-15 11:28 回复TA
您好,请问您当时是如何解决这个问题的,我也遇到了一样的问题 

相关帖子

沙发
冰妃袭阳SS|  楼主 | 2013-7-12 20:56 | 只看该作者
怎么没有人理我呢,求助大神啊啊啊

使用特权

评论回复
评论
魔杰双鱼 2022-2-15 11:39 回复TA
求助大神,能否告知解决办法 
板凳
梅花望青竹| | 2013-7-19 00:56 | 只看该作者
你iic程序写对了?

使用特权

评论回复
地板
梅花望青竹| | 2013-7-19 00:56 | 只看该作者
如果只是输入 建议你使用单片机的。

使用特权

评论回复
5
梅花望青竹| | 2013-7-19 00:57 | 只看该作者
使用高速AD加FPGA内核也一样的。

使用特权

评论回复
6
aiwings| | 2019-1-24 10:57 | 只看该作者
查看drover电平,,很可能一直处于高电平,驻留了

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

1

主题

4

帖子

0

粉丝