zhangmangui 发表于 2015-10-9 23:32

F28035晶振配置指导

晶振配置注意:(P47,图3-10. Clock Tree)自己的笔记~1.片内无脚振荡器:内部集成两个10M的晶振,默认启动时是有效的且晶振1作为默认时钟源,若为省电,晶振需由用户手动关闭,震荡频率可由各自寄存器配置;内部振荡1和内部振荡器2均可独立选择为看门狗、核心电路和CPU定时器2提供时钟,2.晶体振荡器:连接方式如下,通过X1,X2引脚防止石英晶振;http://www.eda-china.com/Uploads/201304/51599a1882367.png3.XCLKIN(GPIO19&38):外部时钟源的由GPIO19或38口进入,可由XCLKINSEL进行入口设置选择,同时通过CLKCTL位可禁用时钟输入,若未用外部时钟源或当做GPIO用均需初始化时进行禁用操作。此外由于GPIO38与TCK复用,故在JTAG模式(TRST=0)时需调用系统内部无脚振荡器提供系统时钟;使用外部时钟源连接方法http://www.eda-china.com/Uploads/201304/51599a18c0464.png4.XCLKOUT,通过对XCLK寄存器XCLKOUTDIV的设置可对SYSCLKOUT的始终信号进行同频、半频、1/4频的操作接口,复位默认是1/4频,设置XCLKOUTDIV=3可关闭该信号,该引脚无内部上下拉电阻,不使用时应接地;

来自收集分享   供大家学习使用
页: [1]
查看完整版本: F28035晶振配置指导