qzx0580 发表于 2009-12-4 14:00

请教LPT与CPLD接口的硬件问题,三言两语就能解答了。

目前要做一个电路,计算机的并口与CPLD(EPM240)对接,这款CPLD的I/O口正常工作电压3.3V,能够兼容5V的电压,我初步的设想是通过数据流向可控的三态缓冲器(74LVC16245)连接两个器件,但是又看到LPT在通信时不仅要发送命令与数据,也需要接收命令与数据,担心在接收数据时无法控制三态缓冲器的数据流向开关。所以想直连并口与CPLD的I/O管脚,若是这样又有烧坏CPLD的可能。
所以一直比较挣扎,到底该怎么做呢?
请高人指点一二。

yxwsz 发表于 2009-12-7 20:07

按照PLD的最大灌电流来串接电阻,比如5.1K
页: [1]
查看完整版本: 请教LPT与CPLD接口的硬件问题,三言两语就能解答了。