SWD 引脚注意事项
1. 加密等级可通过 ISP 通信方式进行设定;2. 芯片上电后 SWDIO 和 SWCLK 均默认为内部上拉,用户可不用外接上拉电阻;
3. 当芯片加密等级设定为 2 时,SWD 功能被禁止,只能通过 ISP 方式烧录;
4. 当芯片加密等级设定为 3 时,SWD 功能及 ISP 功能均被禁止,芯片无法再次烧录新程序。
SWDIO和SWCLK需外接上拉电阻,容差≤5%,以增强信号驱动能力并减少浮空状态导致的误触发
若未正确配置上下拉电阻,可能导致信号不稳定,出现“Target Not Responding”错误或通信中断
避免高速信号反射;采用差分对布线,间距≥100mil以降低串扰
靠近芯片端串联30-100Ω电阻,抑制EMI干扰
在SWD接口附近添加100nF电容,滤除电源噪声,确保供电稳定
避免在启动代码中过早占用SWD引脚
慎用芯片内部的熔丝位禁用SWD接口,否则将永久丧失调试能力
进入休眠模式前关闭非必要外设时钟,但保留SWD唤醒功能
根据工作负载动态调节VCC电压,结合时钟门控技术降低待机功耗
确认调试器已连接后再执行用户代码中的引脚配置
SWDIO和SWCLK需外接上拉电阻,容差≤5%,以增强信号驱动能力并减少浮空状态导致的误触发 SWD 引脚注意事项很不错的
页:
[1]