latera 发表于 2025-6-7 17:43

采样时间有影响

albertaabbot 发表于 2025-6-9 00:03

实际性能可能受硬件设计、电路布局和外部干扰等因素影响。

belindagraham 发表于 2025-6-10 10:02

T32F403A 的 ADC 是 12 位分辨率,高分辨率 ADC 需要更长的建立时间来确保信号稳定在 1/2LSB 范围内

juliestephen 发表于 2025-6-10 11:54

实际应用中可能需要更多的采样周期数来保证采样精度,这会导致实际采样频率低于理论最大值。

mnynt121 发表于 2025-6-10 13:40

电源和地线的稳定性对ADC的性能有很大影响。电源噪声或地线反弹可能会降低ADC的转换速率。

cashrwood 发表于 2025-6-10 16:00

查阅数据手册的“ADC特性”章节,确认标称最大采样率。

chenci2013 发表于 2025-6-10 19:51

检查ADC初始化代码,确保分频系数、采样时间配置正确。

geraldbetty 发表于 2025-6-12 17:30

ADC的采样时间与采样率密切相关。采样时间过短会导致采样不充分,影响精度;采样时间过长则会降低采样率。

louliana 发表于 2025-6-12 19:34

系统时钟配置、ADC分频系数等也可能影响最终的采样频率。

lzbf 发表于 2025-6-12 21:15

与ADC的工作时钟和采样时间有关。

1988020566 发表于 2025-6-15 21:05

根据AT32F403A数据手册,其ADC模块的​​最大采样速率​​通常为 ​​1MHz​​

baonng 发表于 2025-6-20 09:39

本帖最后由 baonng 于 2025-6-20 09:46 编辑

1988020566 发表于 2025-6-15 21:05
根据AT32F403A数据手册,其ADC模块的​​最大采样速率​​通常为 ​​1MHz​​ ..
D:\11.png

baonng 发表于 2025-6-20 09:52

chenci2013 发表于 2025-6-10 19:51
检查ADC初始化代码,确保分频系数、采样时间配置正确。

考虑到ADC时钟28MHz时,转换时间0.5us,因此系统时钟设置为224MHz,224/2/4=28MHz。
页: 1 [2]
查看完整版本: AT32F403A的ADC采集为何达不到2MHz?