FPGA内部RAM怎样读写?。。小女子新手入门,求大神指教,不胜感激。。
写的一个对FPGA内部双口RAM进行读写的程序,程序一共分了三个模块:RAM模块、数据写入模块write,数据读出模块read,RAM模块是调用的ISE内部的IP核,但是仿真总是显示读出的数据为0,单独仿真write模块有数据输出。。。这是为什么?求高手解答。。。。。小女子新手入门,求大神指教,不胜感激。。。 本帖最后由 lingxizhiwu 于 2015-7-2 22:47 编辑你的程序呢? 看看时钟匹配的对不对 gaochy1126 发表于 2015-7-6 17:00
看看时钟匹配的对不对
:L我把使能信号有效电平搞错了 lingxizhiwu 发表于 2015-7-9 18:29
我把使能信号有效电平搞错了
需要注意信号了
页:
[1]