||
高频设计时为使接地阻抗最小,机座接地一般要使用多个连接点并将其连接到一个公共参考点上。多点接地之所以能减小射频电流返回路径的阻抗是因为有很多的低阻抗路径并联。低平面阻抗主要是由于电源和接地平板的低电感特性或在机座参考点上附加低阻抗的接地连接。 当在多层P C B 中使用低阻抗接地平板,或在PCB 与金属机座之间使用底座接地引线时,就像单点接地一样,应让走线( 或导线) 通用的经验法则是,对于低于1MHz 的频率来说,优选单点接地。假设信号是上升沿长、频率低的信号,频率介于1MHz 到10MHz 多点接地可以减少噪音产生电路与0V 参考点之间的电感,原因是存在许多并行RF 电流回路。即使在0 V 在超高频电路中,元件接地引线的长度要尽可能短。短于0.020in(0.005mm)的走线为电路增加的电感大致为每英寸15~20nH(取决于线路长度)。
|