xkdlwj的个人空间 https://bbs.21ic.com/?862122 [收藏] [复制] [RSS]

日志

(转)PCB电路板设计中的多点接地技术

已有 594 次阅读2013-1-5 19:22 |系统分类:PCB| 电路板设计, 技术





高频设计时为使接地阻抗最小,机座接地一般要使用多个连接点并将其连接到一个公共参考点上。多点接地之所以能减小射频电流返回路径的阻抗是因为有很多的低阻抗路径并联。低平面阻抗主要是由于电源和接地平板的低电感特性或在机座参考点上附加低阻抗的接地连接。


当在多层P C B 中使用低阻抗接地平板,或在PCB 与金属机座之间使用底座接地引线时,就像单点接地一样,应让走线( 或导线)
长度尽量短,以便使引线电感极小化。在甚高频电路中,接地引线的长度必须远小于1in。在低频电路中,因为所有电路的地电流流经公共的接地阻抗或接地平面,所以应避免采用多点接地。这个接地平面的公共阻抗可以通过在材料表面采用不同的电镀工艺予以减小。增加这个平板的厚度对减少其阻抗是毫无用处的,因为射频电流只流其表层。


通用的经验法则是,对于低于1MHz 的频率来说,优选单点接地。假设信号是上升沿长、频率低的信号,频率介于1MHz 到10MHz
之间,这时也只有当最长的走线或接地引线长小于波长的1/20 时,才可用单点接地,而且每条走线的线长都应考虑在内。


多点接地可以减少噪音产生电路与0V 参考点之间的电感,原因是存在许多并行RF 电流回路。即使在0 V
参考点上有许多并联接地线,仍旧可能会在两个接地引线之间产生接地环路。这些接地环路容易感应ESD磁场能量或者容易产生EMI
辐射。为了防止接地引线之间产生环流,有二点是重要的,一是测量接地引线之间的距离,二是采用在两个接地引线之间的物理距离不能超过被接地的电路部分中的最高频率信号波长的1/20。


在超高频电路中,元件接地引线的长度要尽可能短。短于0.020in(0.005mm)的走线为电路增加的电感大致为每英寸15~20nH(取决于线路长度)。



路过

鸡蛋

鲜花

握手

雷人

评论 (0 个评论)