今日: 0|主题: 14252|帖子: 104485 收藏 (180)
请教ispvm安装问题 并口驱动未发现 attach_img
2010-11-8 18:06 0 3282
[matlab] ISE11。4中DDR2求助
2010-11-8 17:31 10 2905
这个i2c程序错在哪了?渴盼火眼金睛中...... attach_img
2010-11-8 16:28 9 2842
[matlab] 小白求助,XPS里没有板子型号怎么办? attachment
2010-11-8 15:24 6 3045
用PLL做分频有必要吗?
2010-11-8 13:02 9 5337
这个VHDL的信号赋初值语句怎么理解?
2010-11-8 12:54 2 5137
Spartan-3现在还有双标识芯片在生产吗?
2010-11-7 09:49 1 2453
求ISE 11。4 license
2010-11-5 10:14 0 2892
actel的orcad capture9.2 的元件库哪里有啊?
2010-11-4 20:01 0 2789
xilinx的XPS工具建立新工程发现没有板子型号,怎么办
2010-11-4 17:29 0 2494
[VHDL] mig产生ddr2控制器,有verilog的吗?
2010-11-4 14:45 1 3453
XILIN技术研讨会(大连)邀请函
2010-11-3 21:41 2 2491
[matlab] Xilinx IP Evaluation
2010-11-3 00:43 3 2693
“庆祝赛灵思落户21ic论坛,抢楼送祝福”活动 attachment  ...23456..91
2010-11-2 16:04 1818 114711
Intel也做代工22nm工艺造高性能FPGA
2010-11-2 12:56 2 2435
获奖的进来水水,刚接到领奖地址核对电话了
2010-11-2 12:02 4 2455
[matlab] ise里面带lvds接收器的ip核吗?
2010-11-1 11:48 1 5108
能不能用FPGA代替 mcu+AD
2010-10-30 20:18 13 4260
FPGA实现嵌入式系统概述
2010-10-29 22:15 4 2711
如何消除 I/O 耦合效应
2010-10-29 15:30 2 2685
跪求ispLEVER7的教程 attachment
2010-10-29 15:17 1 2656
[VHDL] virtex_5真贵啊比spartan_6贵这多 attach_img agree
2010-10-29 14:08 11 4190
关于ARM7软核问题,请赐教!!!
2010-10-29 13:09 2 2384
ISE工程如果复制到另外一个路径下,configure device/return all出错? attach_img
2010-10-29 11:06 17 3540
积分啊
2010-10-28 18:33 1 2267
请几位新斑竹给咱们上上课,大家说好不好?呵呵  ...2
2010-10-28 13:21 33 6019
XILINX技术研讨会(沈阳)邀请函
2010-10-28 11:20 3 2646
请问下有没有带有DSP的FPGA芯片
2010-10-28 10:53 2 2810
XILINX技术研讨会(长春)邀请函
2010-10-27 15:47 1 2104
庆祝赛灵思落户21ic论坛,抢楼送祝福”活动
2010-10-27 10:52 0 2074
应用指南: PLL 动态重配置
2010-10-25 21:09 1 3526
好文分享:环球资源杂志资深分析师采访赛灵思公司CTO
2010-10-25 09:49 3 2422
求ispLEVER V6以上版本
2010-10-24 16:33 0 2517
单片机产生时钟信号给FPGA同时接受FPGA发送的串行数据?
2010-10-24 08:27 1 2832
测频程序,液晶子模块例化里面变量只能赋一次初值
2010-10-23 10:54 1 2516
用VHDL实现8253/8254计数,大家帮忙
2010-10-23 07:52 0 3297
帮我看看这个 attach_img
2010-10-22 18:09 1 2172
哪个CPLD论坛资料比较多啊
2010-10-22 16:03 1 2496
95系列的下载工具
2010-10-22 10:03 1 1623
这边**写的不错,适合verilog初学者
2010-10-22 08:55 3 2926
下一页 »
快速发帖
还可输入 120 个字符
您需要登录后才可以发帖 登录 | 注册

本版积分规则