如何降低ADC输入阻抗对被测电路的影响?

[复制链接]
1480|5
 楼主| chinaitboy 发表于 2015-7-29 13:32 | 显示全部楼层 |阅读模式
有一个应用,要求测量一个2M-20M电阻的值,误差小于200K,初步决定采用比较法,电路如图,R1为已知电阻,通过其他仪器可以较准备地测量阻值,然后测量ADC0处的电压,可以比较出待测电阻Rx的值。
由于一般ADC的输入阻抗在7——10M左右,不可避免地对电路有影响,如何能降低或者消除影响。
 楼主| chinaitboy 发表于 2015-7-29 13:34 | 显示全部楼层

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?注册

×
yanwen217 发表于 2015-7-29 13:39 | 显示全部楼层
加入一级运放做跟随隔离吧
Lgz2006 发表于 2015-7-29 13:45 来自手机 | 显示全部楼层
恐怕你的“比较法”思路有问题
既然做这个项目,想必研究过同类成熟产品吧
 楼主| chinaitboy 发表于 2015-7-29 14:38 | 显示全部楼层
楼上有什么好思路,提示一下啊?
Lgz2006 发表于 2015-7-29 15:12 来自手机 | 显示全部楼层
chinaitboy 发表于 2015-7-29 14:38
楼上有什么好思路,提示一下啊?

没有研究,只是怀疑
您需要登录后才可以回帖 登录 | 注册

本版积分规则

228

主题

729

帖子

1

粉丝
快速回复 在线客服 返回列表 返回顶部