打印
[i.MX]

K4B4G1646B-HCK0 参数解释

[复制链接]
2748|5
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
a785984|  楼主 | 2015-8-6 14:35 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
4G, ck, HC, se, TI
Device Information               
Manufacturer:        Micron       
Memory part number:        MT41K128M16JT-125       
Memory type:        DDR3-1600        1600
DRAM density (Gb)        2       
DRAM Bus Width        16       
Number of Banks        8       
Number of ROW Addresses        14       
Number of COLUMN Addresses        10       
Page Size (K)        2       
Self-Refresh Temperature (SRT)        Normal       
tRCD=tRP=CL (ns)        13.75       
tRC Min (ns)        48.75       
tRAS Min (ns)        35       
System Information               
i.Mx Part        i.Mx6Q        Arik
Bus Width        64       
Density per chip select (Gb)        8       
Number of Chip Selects used        1        If only one CS is used, that must be CS0.
Total DRAM Density (Gb)        8       
DRAM Clock Freq (MHz)        528       
DRAM Clock Cycle Time (ns)        1.894       
Address Mirror (for CS1)        Disable       
SI Configuration               
DRAM DSE Setting - DQ/DQM (ohm)        48        40ohm is used in FSL reference design.
DRAM DSE Setting - ADDR/CMD/CTL (ohm)        48        40ohm is used in FSL reference design.
DRAM DSE Setting - CK (ohm)        48        40ohm is used in FSL reference design.
DRAM DSE Setting - DQS (ohm)        48        40ohm is used in FSL reference design.
System ODT Setting (ohm)        60       
               

相关帖子

沙发
mini1986| | 2015-8-7 08:44 | 只看该作者
这不是官方用的ddr3么,需要解释什么?......跟你标题不匹配啊......

使用特权

评论回复
板凳
Luis德华| | 2015-8-7 08:59 | 只看该作者
这个好像是配置的时候打印出的信息啊

使用特权

评论回复
地板
FSL_TICS_Rita| | 2015-8-12 17:29 | 只看该作者
楼主你好,你帖中的这些信息都是DDR的配置,建议你看一下我们官网的关于DDR设置的脚步。链接我找找看,明天发给你哈。

使用特权

评论回复
5
风的样子| | 2015-8-12 17:45 | 只看该作者
楼主是想问什么问题呢?

使用特权

评论回复
6
FSL_TICS_Rita| | 2015-9-2 13:18 | 只看该作者
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

2

主题

2

帖子

1

粉丝