打印
[ZLG-MCU]

问:LM3S的ADC-FIFO到底是怎么回事?

[复制链接]
2408|2
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
id001|  楼主 | 2008-8-14 00:17 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
沙发
id001|  楼主 | 2008-8-14 15:22 | 只看该作者

高手指点下啊

使用特权

评论回复
板凳
zlgmcu| | 2008-8-14 19:45 | 只看该作者

re

您好!
ADC的FIFO是对应于每个AD采样序列的,其中序列0有8个深度的FIFO,
序列1有4个深度的FIFO,序列2有4个深度的FIFO,序列3有1个深度的FIFO,
也就是说,当您采用序列0时,其有8个深度的FIFO,则可以对8个AD通道
进行序列采样,而当您采用序列3进行采样时,其只能进行一个AD通道
的序列采样。且序列中的某个AD采样结束后,就会自动将转换值存放到
FIFO中,当用户读取ADCSSFIFOn的值,就是读取FIFO中的值。

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

35

主题

107

帖子

0

粉丝