请问板主关于 STM32F103RBT6 TIMx的问题?

[复制链接]
3364|2
 楼主| xobd 发表于 2008-1-17 11:04 | 显示全部楼层 |阅读模式
SYSCLK = 64MHz (HSION,PLLON*16)
HCLK = SYSCLK
PPRE1 = HCLK/4
PPRE2 = HCLK/4
TIM2,3,4 CLKON
RESET后只置位 CEN
TIMx->CR1 CEN=1
得到的结果是
TIM2 CLK = 32MHz
TIM3,4 CLK = 32KHz
是 Bug吗?

香水城 发表于 2008-1-17 11:40 | 显示全部楼层

程序有BUG

ST_ARM 发表于 2008-1-17 15:52 | 显示全部楼层

STM32F103RBT6 TIMx的时钟:

SYSCLK = 64MHz
HCLK = SYSCLK = 64MHz
PPRE1 = HCLK/4 = 16MHz
PPRE2 = HCLK/4 = 16MHz
TIM2、3、4的CLK = PPRE1 * 2 = 32MHz
所以没有问题
 
原理见图片
您需要登录后才可以回帖 登录 | 注册

本版积分规则

2

主题

20

帖子

0

粉丝
快速回复 在线客服 返回列表 返回顶部