打印

PSoC3的数字滤波器模块

[复制链接]
648|1
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
历史暴君|  楼主 | 2015-9-10 12:58 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
数字滤波器模块(Digital Filter Block,DFB)有一个专用的乘法器和累加器在一个时钟周期内计算24x24位的乘法和48位的累加算法。这样就能直接将直接形式的有限脉冲响应滤波器(Finite Impulse Response,FIR),因此一个时钟就可以计算一个FIR结果。
         MCU也能实现这个模块的功能,但是速度要慢,并且会消耗MCU的带宽。
沙发
zb0830| | 2015-9-10 13:00 | 只看该作者
DFB模块的特点包括:
两个数据流通道;
两个使用模型用于流和块操作;
一个中断和两个DMA请求通道;
三个信号量位用于和系统软件进行交互;
用于输入和输出的数据对齐选项;

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

35

主题

312

帖子

0

粉丝