打印

管脚没有被置低

[复制链接]
732|15
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
zhaoxqi|  楼主 | 2015-9-29 08:46 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
例程blinky_c28直接进行编译,并将.out文件下载到目标板中的RAM中,板上与gpio70管脚对应的led2不亮,然后使用示波器进行观察后此管脚确实没有被置低(此管脚是3.3V上拉);
问题就是
1、ccs编译时也没有报错啊;
2、console对话框中显示“Cortex_M3_0: GEL Output: Memory Map Initialization Complete
C28xx_0: GEL Output:
Memory Map Initialization Complete
C28xx_0: GEL Output:
RAM Initialization Complete
C28xx_0: GEL Output:
Memory Map Initialization Complete
C28xx_0: GEL Output:
RAM Initialization Complete”

相关帖子

沙发
huangchui| | 2015-9-29 08:47 | 只看该作者
F28M35x是否可以对单个内核进行操作

使用特权

评论回复
板凳
zhaoxqi|  楼主 | 2015-9-29 08:47 | 只看该作者
说实话这个我也不知道

使用特权

评论回复
地板
jiajs| | 2015-9-29 08:48 | 只看该作者
缺少sysctl.c源文件

使用特权

评论回复
5
zhaoxqi|  楼主 | 2015-9-29 08:48 | 只看该作者
哦,还真是,文件未链接全

使用特权

评论回复
6
zhanghqi| | 2015-9-29 08:48 | 只看该作者
哦,那编译时没报错吗?

使用特权

评论回复
7
zhaoxqi|  楼主 | 2015-9-29 08:49 | 只看该作者
这个问题解决了,新问题又来了“只对C28核下载程序,总是提示‘can‘t find a source file at”/tmp/TI_MKLIBxv1Ejf/SRC/boot28.inc"’。请问这是什么问题啊?还请帮助小弟解答下,谢谢!!

使用特权

评论回复
8
wyjie| | 2015-9-29 08:49 | 只看该作者
这种一般都是路径的问题

使用特权

评论回复
9
zhaoxqi|  楼主 | 2015-9-29 08:50 | 只看该作者
这两个项目文件的路径是一样的,只对M3核下载程序是可以的,唯独在对C28核下载程序时总是会报这个错误;

使用特权

评论回复
10
jlyuan| | 2015-9-29 08:50 | 只看该作者
M3核用到/tmp/TI_MKLIBxv1Ejf/SRC/boot28.inc这个文件了么。

使用特权

评论回复
11
zhaoxqi|  楼主 | 2015-9-29 08:50 | 只看该作者
M3核已经下载成功了,是下载C28核程序时有问题。

使用特权

评论回复
12
jlyuan| | 2015-9-29 08:50 | 只看该作者

我的意思是M3的核可能没有用到boot28.inc这个文件,所以才正常。

使用特权

评论回复
13
yszong| | 2015-9-29 08:51 | 只看该作者
对,你先搜一下boot28.inc这个文件是否存在,路径是否正确。

使用特权

评论回复
14
dengdc| | 2015-9-29 08:51 | 只看该作者
如果存在的话,可能是路径问题,不存在的话,可能是版本问题。

使用特权

评论回复
15
zhaoxqi|  楼主 | 2015-9-29 08:51 | 只看该作者
好,那我看下哈

使用特权

评论回复
16
迪卡| | 2015-9-29 17:58 | 只看该作者
是不是缺少sysctl.c源文件了

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

808

主题

10636

帖子

4

粉丝