打印
[FPGA]

小菜疑问

[复制链接]
1204|3
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
hufa123|  楼主 | 2015-9-29 20:32 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
今天看见电气控制器上6路电流6路电压同步采样,方案是DSP+fpga+高速AD。
其中FPGA做AD采用的时序
  疑问一:是采样一个周期后把大概4kBit数据一次性传个DSP处理,那FPGA也没那么大的RAM啊
疑问二:AD采样一次后 数据就传给DSP,那也没必要Fpga直接DSP+ad不就结束了。(dsp和FAPGAS,FPGA和AD都是16位并行接口)
  对FPGA不是很清楚,希望各位网友帮小白扫盲。谢谢

相关帖子

沙发
charrijon| | 2015-9-29 22:03 | 只看该作者
DSP做时序太浪费即时,一般都是用FPGA定时采样存储到RAM中,DSP读取并处理

使用特权

评论回复
板凳
feihufuture| | 2015-10-6 19:36 | 只看该作者
若数据量大,fpga将数据采样后存入DDR3中,DSP通过EMIF接口来读取DDR3中存储的数据;
若数据量小,采用FPGA内部珍贵的RAM资源来缓存数据,DSP来读取!

使用特权

评论回复
地板
habc987| | 2015-10-7 16:44 | 只看该作者
4kbit数据量fpga片上存储器资源是够的

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

186

主题

393

帖子

2

粉丝