打印
[Actel FPGA]

CPLD输出欠阻尼,最低振荡到1/2的VCC,怎么解决?

[复制链接]
2024|1
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
larmstrong|  楼主 | 2008-6-3 11:20 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
我在使用EPM3128atc100-10的芯片,发现输出欠阻尼,最低振荡到1/2的VCC,有什么办法解决,比如在编程还是其他的

在编程中的前面的设置会不会影响它?
`timescale 1ns/1ns

如果是这个速度太快,改成什么样子?

我用的是单片机,也用不到太快的速度。

谢谢!

相关帖子

沙发
王紫豪| | 2008-6-10 21:51 | 只看该作者

串个100欧姆

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

19

主题

33

帖子

0

粉丝