打印
[PCB]

高速设计的三座大山连载二之串联电阻

[复制链接]
994|0
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
yvonneGan|  楼主 | 2015-10-14 15:13 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
作者:王锐  一博科技高速先生团队队员

上一期对电阻的应用做了简单介绍,**最后提到了端接方式。常见的端接方式有:串联端接、并联端接、戴维宁端接、RC端接、二极管端接等。
今天我要说的是:串联电阻对信号的影响,也就是串联端接所用的电阻对信号的影响。
串联端接电阻的大小会影响信号的上升沿,当串联电阻变大时,信号的上升沿变缓(另外信号幅值的变化是因为反射的原因,这个在反射详解系列,有详细解释,当端接30ohm时,匹配最好,没有反射)。

为什么信号的上升沿会变缓了呢?我们来梳理一下,整条链路有发送端、串阻、传输线、接收端,变化量是串阻的阻值,现象是上升沿变缓。有什么原理即跟R有关,又会导致上升沿变缓呢,最先想到的肯定就是RC滤波器。

更多内容详见附件
高速设计的三座大山连载二之串联电阻.pdf (596.72 KB)

相关帖子

发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

个人签名:更多PCB设计干货http://www.edadoc.com/cn/TechnicalArticle/

340

主题

366

帖子

15

粉丝