打印
[STM32F1]

外部晶振与内部晶振频率一致,串口接收乱码

[复制链接]
1517|2
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
zxzxzx123211f|  楼主 | 2015-12-11 23:52 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
最近遇到一个比较奇怪的问题,是STM32F1的芯片。

1、使用内部8M晶振,配置为 HSI_DIV2,PLLMULL16,系统频率64M,串口收发正常。

2、使用外部16M晶振,配置为HSE, PLLMULL4,系统频率也是64M,但串口收发乱码。
(除内部晶振和外部晶振外,其他部分代码没作修改,观察TIMER中断,两套代码中断时间都是一致的)

3、在(2)的情况下,修改PLL倍频4~16,串口收发都是乱码。

问题来了,因为两个中断时间一致,可以排除外部晶振不稳定的问题?

技术手册里注明,使用HSI的话,最高主频只能到36M,但从TIMER中断来看,系统主频确实是64M的,不知道是否有关系?

沙发
豆腐块| | 2015-12-12 21:31 | 只看该作者
外部晶振不会不稳定的,一般是内部的不太准

使用特权

评论回复
板凳
zchong| | 2015-12-12 22:42 | 只看该作者
上示波器吧,看一下就知道了

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

5

主题

17

帖子

0

粉丝