[数据转换器-信号链] ADS1258模数转换器的数据读取速率问题

[复制链接]
2219|8
 楼主| wajtmusic 发表于 2015-12-21 17:32 | 显示全部楼层 |阅读模式
最近在使用ADS1258芯片,给芯片配置了23.7KSPS/通道的数据速率,16个单端输入通道,其中/DRDY接在了MCU的中断输入IO上,当通道数据准备好,/DRDY为低的时候,将触发MCU的中断进行第1通道数据的读取,现在有个问题,就是当/DRDY为低MCU进行中断读取的时候,必须在多快的时间内把通道数据读走,才不会在下一个通道(即第2通道)数据准备好的时候,把第1通道的数据破坏掉?
airwill 发表于 2015-12-21 19:19 | 显示全部楼层
在数据手册 Data Ready Output (DRDY) 的章节详细讲了这个问题:
当 AD 转换后, DRDY 会输出低电平, 并在 SCLK 出现低电平脉冲时恢复高电平, 这个时候数据尚在传输之中, 需要在下个数据有效前完成数据的传输, 并且还要多留一个 tTDTYPLS 的时间.
详情请看数据手册 Figure 52. DRDY Timing 时序说明部分.
 楼主| wajtmusic 发表于 2015-12-22 09:25 | 显示全部楼层
airwill 发表于 2015-12-21 19:19
在数据手册 Data Ready Output (DRDY) 的章节详细讲了这个问题:
当 AD 转换后, DRDY 会输出低电平, 并在 SC ...

如果我设置了16个单通道的采集,采样速率设置为23.7K,你知道两相邻个/DRDY有效时,它们之间的时间间隔是多少吗?会是1/23700s吗?
airwill 发表于 2015-12-22 19:15 | 显示全部楼层
既然 采样速率设置为23.7K,那么数据有效的周期就是 1/23700s
 楼主| wajtmusic 发表于 2015-12-23 15:21 | 显示全部楼层
airwill 发表于 2015-12-22 19:15
既然 采样速率设置为23.7K,那么数据有效的周期就是 1/23700s

那这样的话,每当/DRDY有效的时候,我在大概1/23700时间内把32/24位的数据读走,那这样的话就能保证数据不会被破坏掉,可以这么说吧。
airwill 发表于 2015-12-23 19:35 | 显示全部楼层


看时序, 严格地说, 要小于这个时间, 还要有个高电平空间

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?注册

×
尤彼卡 发表于 2015-12-24 21:33 | 显示全部楼层
当 AD 转换后, DRDY 会输出低电平, 并在 SCLK 出现低电平脉冲时恢复高电平
Soraka 发表于 2016-1-6 20:30 | 显示全部楼层
需要多留一个 tTDTYPLS 的时间
xdkun 发表于 2018-4-5 12:59 | 显示全部楼层
能把你的ADS1258的操作,配置程序发我学习下吗?我现在对它操作不成功,谢谢兄弟了。
我的邮箱34608217@qq.com
您需要登录后才可以回帖 登录 | 注册

本版积分规则

263

主题

754

帖子

2

粉丝
快速回复 在线客服 返回列表 返回顶部