打印

问大家一个关于dsp延时的问题

[复制链接]
4994|6
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
tmmdh|  楼主 | 2016-1-3 16:00 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
沙发
zhangmangui| | 2016-1-3 18:27 | 只看该作者
这个说不好     建议你用CCS看看执行一次循环需要多少个系统CLK
然后计数出时间

使用特权

评论回复
板凳
zhangmangui| | 2016-1-3 18:28 | 只看该作者
你这个死循环有问题吧

使用特权

评论回复
地板
JY-DX-JY| | 2016-1-4 10:37 | 只看该作者

for(;count>=0;count--);

使用特权

评论回复
5
tmmdh|  楼主 | 2016-1-4 21:31 | 只看该作者
zhangmangui 发表于 2016-1-3 18:28
你这个死循环有问题吧

嗯嗯,是的,不小心写错了应该大于
如果使用ccs的时钟计数为200,外部晶振是24M,dsp内部PLL后的频率为200M,那么实际的延时为多少呢?

使用特权

评论回复
6
zhangmangui| | 2016-1-4 22:21 | 只看该作者
tmmdh 发表于 2016-1-4 21:31
嗯嗯,是的,不小心写错了应该大于
如果使用ccs的时钟计数为200,外部晶振是24M,dsp内部PLL后的频率为20 ...

CCS自带的profile可以做时间统计  
据说不是很准确   但可以参考   

使用特权

评论回复
7
zhangmangui| | 2016-1-4 22:22 | 只看该作者
不用profile的话,统计时间还有3种办法,(1)根据C6000编译手册上所说,使用clock()函数。(2)DSP/BIOS下的时间分析器。(3)使用DSP片上自带的时钟。

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

15

主题

30

帖子

0

粉丝