打印
[FPGA]

Xilinx FPGA入门连载64:基于数码管显示的RTC读取

[复制链接]
815|0
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
Xilinx FPGA入门连载64:基于数码管显示的RTC读取
特权同学,版权所有
配套例程和更多资料下载链接:
http://pan.baidu.com/s/1jGjAhEm
1 功能简介
         如图所示,本实例通过IIC接口定时读取RTC中的分、秒寄存器,将分、秒数据分别显示在数码管的高2位和低2位。
2 模块划分
         本实例模块划分如图所示。
●  Seg7.v模块产生数码管显示驱动。
●  Iic_controller.v模块产生IIC读写的时序。
●  Rtc_controller.v模块产生RTC寄存器的读写控制,将读写信号连接到iic_controller.v模块实现底层的读写。
●  Rtc_top.v模块衔接iic_controller.v模块和rtc_controller.v模块。
3 板级调试
连接好下载线,给SP6开发板供电(供电的同时也连接好了UART)。
打开ISE,进入iMPACT下载界面,将本实例工程下的sp6.bit文件烧录到FPGA中在线运行。
         此时我们可以看到数码管显示RTC芯片中的分、秒信息,分、秒递增的速度和我们实际的秒是同步的。

相关帖子

发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

338

主题

338

帖子

28

粉丝