打印

采样保持电路

[复制链接]
609|0
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
chenhanjiao|  楼主 | 2016-4-11 14:40 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
我正在设计一个采样保持电路,希望目标是输入信号频率能达到150Mhz以上,trigger频率能达到500MHz以上(1ns采样,1ns保持),采用的核心方法是利用二极管桥(diode bridge)作为开关,来实现对保持电阻的充电放电控制,现在Trigger 在200MHz,以上遇到了瓶颈,发现Trigger信号和输入信号会通过二极管桥相互干扰,造成在高频下保持不稳定,想请教各位大神几个问题:
1.        目前调研到采样保持电路开关主要有两种方式,二极管桥和MOS管,我们采用了二极管桥,是否这个在高频方面存在原理上的瓶颈。
2.        在采样和保持状态切换过程中,有比较大的过冲,是否可以用一些滤波电路来进行改善
3.        目前采用了一个差分放大器来提供对称的两端的驱动信号,但是过零点还是存在不完美匹配问题,是否有比较好解决方法。

原理图:
C:\Users\chenhanjiao\Desktop\sss.png

相关帖子

发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

1

主题

1

帖子

0

粉丝