打印
[Actel FPGA]

【转帖】FPGA设计的安全性

[复制链接]
1154|2
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
linux1|  楼主 | 2009-12-2 20:58 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
激活PROGRAM引脚或启动JTAG刷新指令后,FPGA下载存储在Sector 1 的位流 。如果CRC出错,FPGA自动恢复到Sector 0 配置。Lattice XP2非易失FPGA也有此功能。该Flash元件拥有主动配置,还有一个用来存放安全( “golden” )配置的SPI Flash。

莱迪思拥有许多能帮助设计人员保障设计安全的产品。Lattice ECP2/M FPGA是一款拥有128位AES密钥的高安全性器件。这些经济的器件提供了大存储容量(高达5.3 Mbit)、高速I/O和SERDES 。非易失性LatticeXP2 FPGA是市场上一款很独特的器件,它有着极高的安全性。由于采用了FlexiFlash技术,位流存储在器件的Flash中, 并由128位AES密钥对它进行保护。此外, TransFR更是保障了绝对安全的远程系统更新。

设计的安全性应该是设计过程的一部分,而不是事后再去考虑。无论选择了哪种技术,最重要的是要防止设计被篡改,无论这个篡改行为是无意的还是非法的。</P

相关帖子

沙发
linux1|  楼主 | 2009-12-2 21:02 | 只看该作者
这个是3,忘写了!

使用特权

评论回复
板凳
linux1|  楼主 | 2010-2-24 23:53 | 只看该作者
不知道大家看懂了多少!?

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

96

主题

455

帖子

0

粉丝