打印

分享讨论:单片机晶振的两个电容的作用

[复制链接]
810|7
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
tongbu2015|  楼主 | 2016-5-24 19:54 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
如题,我们在进行单片机的设计过长中,经常是给所用的晶振配置两个电容的,那么这两个电容的起什么作用的?可不可以不用呢?
沙发
tongbu2015|  楼主 | 2016-5-24 19:54 | 只看该作者
其实,,这两个电容叫晶振的负载电容,分别接在晶振的两个脚上和对地的电容,一般在几十皮发。它会影响到晶振的谐振频率和输出幅度。

使用特权

评论回复
板凳
tongbu2015|  楼主 | 2016-5-24 19:55 | 只看该作者
晶振的负载电容=[(Cd*Cg)/(Cd+Cg)]+Cic+△C式中Cd,Cg为分别接在晶振的两个脚上和对地的电容,Cic(集成电路内部电容)+△C(PCB上电容)经验值为3至5pf。

使用特权

评论回复
地板
tongbu2015|  楼主 | 2016-5-24 19:56 | 只看该作者
各种逻辑芯片的晶振引脚可以等效为电容三点式振荡器。晶振引脚的内部通常是一个反相器, 或者是奇数个反相器串联。在晶振输出引脚 XO 和晶振输入引脚 XI 之间用一个电阻连接, 对于 CMOS 芯片通常是数 M 到数十M 欧之间. 很多芯片的引脚内部已经包含了这个电阻, 引脚外部就不用接了。这个电阻是为了使反相器在振荡初始时处与线性状态, 反相器就如同一个有很大增益的放大器, 以便于起振. 石英晶体也连接在晶振引脚的输入和输出之间, 等效为一个并联谐振回路, 振荡频率应该是石英晶体的并联谐振频率. 晶体旁边的两个电容接地, 实际上就是电容三点式电路的分压电容, 接地点就是分压点. 以接地点即分压点为参考点, 振荡引脚的输入和输出是反相的, 但从并联谐振回路即石英晶体两端来看, 形成一个正反馈以保证电路持续振荡. 在芯片设计时, 这两个电容就已经形成了, 一般是两个的容量相等, 容量大小依工艺和版图而不同, 但终归是比较小, 不一定适合很宽的频率范围. 外接时大约是数 PF 到数十 PF, 依频率和石英晶体的特性而定. 需要注意的是: 这两个电容串联的值是并联在谐振回路上的, 会影响振荡频率. 当两个电容量相等时, 反馈系数是 0.5, 一般是可以满足振荡条件的, 但如果不易起振或振荡不稳定可以减小输入端对地电容量, 而增加输出端的值以提高反馈量. 从名称认识电容在电路中的作用

使用特权

评论回复
5
tongbu2015|  楼主 | 2016-5-24 19:58 | 只看该作者
这样说的话,大家还能整明白这个问题的么?各位大侠在设计时关于这个方面的有何高见,都分享分享的

使用特权

评论回复
6
zhangbo1985| | 2016-5-24 21:36 | 只看该作者
晶体旁边的两个电容接地, 实际上就是电容三点式电路的分压电容, 接地点就是分压点. 以接地点即分压点为参考点, 振荡引脚的输入和输出是反相的, 但从并联谐振回路即石英晶体两端来看, 形成一个正反馈以保证电路持续振荡.
这个才是重点的,,接地电容的主要就是保障晶振稳定的运行。。。

使用特权

评论回复
7
smilingangel| | 2016-5-24 21:41 | 只看该作者
楼上说的是,我这也跟着学习的了,在设计的时候选择合适的接地电容的。

使用特权

评论回复
8
shenmu2012| | 2016-5-25 22:57 | 只看该作者
这个对地电容的设计也不是随便的加一个容值的就可以的,需要根据所使用的晶振的添加合适的。

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

25

主题

1943

帖子

2

粉丝