| 
 
| 我有3个问题. 
 1.在 IMX6DQRM Rev. 3, 07/2015 5487 页 位 ATDTW 是第12位不过看uboot代码或者在IMX6DQRM revC 中这位是第14位,老文档中有错误还是新的芯片版本改变了这位的位置,如果是新芯片改变位置,是从哪个版本芯片开始改变的.
 
 2.所有文档包括在uboot 代码中usb host queue head word1 的 RL位在28-31位 C是位 27 但是在 IMX6_SDK\sdk\drivers\usb\usbdefines.h  RL 被定义成 27-31  C 是位 28 .usbdefines.h 错了还是文档错了。?
 
 3.在 Hardware Development Guide  41页
 DRAM_CS[1:0]
 DRAM_SDCKE[1:0]
 DRAM_SDODT[1:0]
 被定义成控制信号组最小长度应该是 clock length -200 mil 最大长度应该是 clock length 不过量了一下  MCIMX6Q-SMART DEVICE BOARD Design LAY-27392_C.brd 文件中实际长度
 DRAM_SDODT0                1783.35 mil
 DRAM_SDCKE0                1384.84        mil
 DRAM_CS0_B                 1716.15        mil
 CLOCK                      1851.05        mil
 DRAM_CS 和 DRAM_SDODT 符合 Hardware Development Guide 但是 DRAM_SDCKE 不符合 Hardware Development Guide 长度差不多是 clock length -400 mil. 如果我lay新板子DRAM_SDCKE走clock length -200 mil---clock length还是象demo 板一样长度走clock length -400 mil哪个更好一些?
 | 
 |