打印
[DSP编程]

XCLKOUT无输出

[复制链接]
1831|4
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
adming|  楼主 | 2016-10-21 10:34 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
gp, IO, pi, GPIO, Oct
我用的28377s
我对XCLKOUT定义如下:
EALLOW;

  GpioCtrlRegs.GPCPUD.bit.GPIO73 = 0;
  GpioCtrlRegs.GPCDIR.bit.GPIO73 = 1;
  GpioCtrlRegs.GPCGMUX1.bit.GPIO73 = 1;
  ClkCfgRegs.CLKSRCCTL3.bit.XCLKOUTSEL = 0;
  ClkCfgRegs.XCLKOUTDIVSEL.bit.XCLKOUTDIV = 3;
  EDIS;
在XCLKOUT上无输出?
这是什么原因造成的?

相关帖子

沙发
zhangmangui| | 2016-10-23 21:23 | 只看该作者
这个clkout你什么代码都别写   默认   就有输出  
如果没有输出  那就意味着应将电路有问题

使用特权

评论回复
板凳
adming|  楼主 | 2016-10-24 09:45 | 只看该作者
本帖最后由 adming 于 2016-10-24 09:48 编辑

我感觉就算我配置了,也没什么用。我的时钟是这样配置的InitSysPll(XTAL_OSC,IMULT_30,FMULT_0,PLLCLK_BY_2);外接晶振为10M。就算默认,也应该是30*10/2的系统时钟啊,分频后应该是30*10/2/8才对,为什么我用示波器测到的是25K,实际不应该是18.75M吗?板子是TI的开发板。

使用特权

评论回复
地板
zhangmangui| | 2016-10-25 22:18 | 只看该作者
adming 发表于 2016-10-24 09:45
我感觉就算我配置了,也没什么用。我的时钟是这样配置的InitSysPll(XTAL_OSC,IMULT_30,FMULT_0,PLLCLK_BY_2 ...

那就是哪儿代码没配对  这个肯定是可以配置输出的  

使用特权

评论回复
5
simonsun007| | 2018-6-25 23:41 | 只看该作者
虽然是老帖子了,看到了还是回答下,楼主配置引脚模式的没对
GpioCtrlRegs.GPCGMUX1.bit.GPIO73 = 1;应该是GpioCtrlRegs.GPCMUX1.bit.GPIO73 = 1;
中间多了一个G

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

8

主题

86

帖子

0

粉丝