FPGA无法向CYUSB3012写数据

[复制链接]
1026|9
 楼主| 小小猫咪 发表于 2016-10-23 20:15 | 显示全部楼层 |阅读模式
最近在做USB3.0与FPGA通信,现在在调接口。采用fpga与cyusb3014芯片通过Synchronous slave fifo模式进行通信,按照手册上的时序图配置好fpga的读和写的时序。当pc通过CONTROL center发送数据到fpga,fpga可以正确的读到数据。可是FPGA无法向CYUSB3012写数据…
kangzj 发表于 2016-10-23 20:16 | 显示全部楼层
楼主详细说说怎么回事啊,这么说太笼统了
 楼主| 小小猫咪 发表于 2016-10-23 20:17 | 显示全部楼层
我写地址为00,读地址为11,FLAGA为Thread0_DMA_ready,FLAGB为Thread0_DMA_watermark。固件程序采用的是SDK中Synchronous slave fifo程序。
 楼主| 小小猫咪 发表于 2016-10-23 20:18 | 显示全部楼层
现在的问题是FLAGA和FLAGB一直为低电平。将这两个标志映射为读标志又是可以的,一映射为写标志就为低导致不能写
zwll 发表于 2016-10-23 20:20 | 显示全部楼层
时序应该没问题。问题就是FLAGA和FLAGB一直不拉高。
chuxh 发表于 2016-10-23 20:22 | 显示全部楼层
我觉得是你设置成为thread0_dma_full的关系
juventus9554 发表于 2016-10-23 20:23 | 显示全部楼层
因为相对于FPGA,读slavefifo的话对应的是线程3,写slavefifo的话对应的是线程0,你把flaga和flagb设置为current_xxxx就好了,我觉得
juventus9554 发表于 2016-10-23 20:23 | 显示全部楼层
突然发觉目前做FPGA与USB通信的比较多。
 楼主| 小小猫咪 发表于 2016-10-23 20:25 | 显示全部楼层
结贴了,多谢大家讨论这么多哈,呵呵
Luster 发表于 2017-11-15 11:43 | 显示全部楼层
@小小猫咪 请问楼主 flag a/b 一直拉低的问题 是怎么解决的?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

313

主题

3014

帖子

6

粉丝
快速回复 在线客服 返回列表 返回顶部