打印
[FPGA]

例说FPGA连载43:DDR控制器集成与读写测试之DDR2引脚电平设...

[复制链接]
602|0
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
例说FPGA连载43DDR控制器集成与读写测试之DDR2引脚电平设置
特权同学,版权所有
配套例程和更多资料下载链接:
http://pan.baidu.com/s/1c0nf6Qc
        DDR2的标准IO电平不是我们接触最多的3.3V TTL,而是1.8V的“SSTL-18 Class I”标准,那么这个电平标准,在FPGA中如何设置?
        我们可以先点击Quartus II的菜单“Assignments à Pin Planner”,打开Pin Planner如图4.18所示。这里可以做FPGA信号和实际芯片die引脚的映射,包括引脚的电平标准、电流强度、片内上下拉、偏斜率等等参数都可以在这里配置。这种灵活的引脚可配置性,其实也是FPGA可编程灵活性的一大体现。
4.18 Pin Planner界面
在这个Pin Planner界面中,我们可以先看看“Top View – Wire Bond”这个视图。如图4.19所示,在芯片引脚视图的外侧,有8个小矩形框分别标示了IO BANK号,图中对应不同的颜色表示了不同的IO BANK
4.18 引脚视图
        若是Top View – Wire Bond”没有出现不同的IO BANK标示,那么我们可以在这个视图的空白处点击右键,如图4.19所示,然后单击“Show I/O Banks”选项打开。
4.19 引脚视图的右键菜单
FPGA的电平标准,通常是以IO BANK为单位进行划分的,对于一颗FPGA芯片,它通常会根据实际情况,将一些就近的引脚划分在同一个IO BANK中,并且一颗FPGA芯片总会或多或少划分出几个IO BANK来。不同的IO BANK可以有不同的IO电平标准,但是在同一个IO BANK内的引脚,它们的IO电平标准一定是一样的。
        回到我们的应用中来,在我们的核心板上,大都是的IO BANK的电平都是3.3V的,而DDR2引脚所使用的IO BANK则是1.8V。如图4.20所示,在原理图设计上,VCCIO电压供1.8VBANK3BANK4BANK5,都连接了DDR2的引脚。
4.20 FPGA供电电路
        基于此,我们在FPGA内部的引脚电平标准的设定上,我们也需要做相应的设定。如图4.21所示,我们在“I/O Standard”一列中,对应DDR2引脚,选择它们的电平标准为“SSTL-18 Class I”。
4.21 DDR2引脚电平设置

2.jpg (43.43 KB )

2.jpg

3.jpg (46.89 KB )

3.jpg

4.jpg (54.56 KB )

4.jpg

5.jpg (61.18 KB )

5.jpg

1.jpg (112.82 KB )

1.jpg

相关帖子

发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

338

主题

338

帖子

28

粉丝