第一章 综 述 1 总线结构 C54x包括8条16比特宽度的总线,其中: l 一条程序总线(PB) l 三条数据总线(CB、DB、EB) l 四条地址总线(PAB、CAB、DAB、EAB) 2 CPU C54x的CPU结构包括: l 40比特的ALU,其输入来自16比特立即数、16比特来自数据存储器的数据、暂时存储器、T中的16比特数、数据存储器中两个16比特字、数据存储器中32比特字、累加器中40比特字。 l 2个40比特的累加器,分为三个部分,保护位(39-32比特)、高位字(31-16比特)、低位字(15-0比特)。 l 桶型移位器,可产生0到31比特的左移或0到16比特的右移。 l 17×17比特的乘法器 l 40比特的加法器 l 比较选择和存储单元CSSU l 数据地址产生器DAGEN l 程序地址产生器PAGEN 3 外设 C54x包括: l 通用I/O引脚,XF和 l 定时器 l PLL时钟产生器 l HPI口,8比特或16比特 l 同步串口 l 带缓存串口,BSP l 多路带缓存串口,McBSP l 时分复用串口,TDM l 可编程等待状态产生器 l 可编程bank-switching模块 l 外部总线接口 l IEEE1149.1标准JTAG口 第二章 存储器 一般而言,C54x的存储空间可达192K16比特字,64K程序空间,64K数据空间,64KI/O空间。 依赖其并行的工艺特性和片上RAM双向访问的性能,在一个机器周期内,C54x可以执行4条并行并行存储器操作:取指令,两操作数读,一操作数写。 使用片内存储器有三个优点:高速执行(不需要等待),低开销,低功耗。
1 存储空间分配图(以C549为例)
复位后,中断矢量表位于程序区FF80H位置,可重新定位于程序空间任何一个128字的页面(其地址高9比特即页号由PMST中IPTR确定)。 2 程序存储区 C54x有片内ROM、DARAM、SARAM,这些区域可以通过软件配置到程序空间。当地址落在这些区域内,自动对这些区域进行访问;当地址落在这些区域以外,自动产生对外部存储器的访问。 2.1 片内ROM 片内ROM(4K,16K,24K,28K或48K字)可能包括的内容有: l 引导程序,可以从串口、外部存储器、I/O口或HPI口引导 l 256字的μ率扩展表 l 256字的A率扩展表 l 256字的正弦表 l 中断矢量表 2.2 扩展程序存储器 ‘548、’549、’5410、’5420采用分页扩展的方式使可寻址程序空间达到8192K字。这一功能的实现有赖于: l 23条地址线 l 扩展程序计数器XPC l 6条访问外部程序空间的指令 当程序空间可以使用片内RAM时,程序空间的每一页分为以下两部分:最大32K字的通用块和32K字的专有块。通用块为所有页共享。 XPC寄存器指示选定页,复位后,初始化为0。影响XPC的6条指令是: l FB[D]-长跳转指令 l FBACC[D]-长跳转指令,跳转地址由A或B中内容确定 l FCALA[D]-长调用指令,子程序地址由A或B中内容确定 l FCALL[D]-长调用指令 l FRET[D]-长返回指令 l FRETE[D]-长中断返回指令 其它的指令不修改XPC寄存器,而在当前页中做内部访问。
|