打印

USB接口电路中为什么要上拉下拉电阻

[复制链接]
17993|15
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
gjstar|  楼主 | 2010-4-6 22:06 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式
沙发
yangxiaolongqq| | 2010-4-7 21:47 | 只看该作者
上拉的目的把D+定义为高电平,同理下拉D- 是低电平(前端无输出信号时)。至于其余的两个电阻是起限流作用。

使用特权

评论回复
板凳
NE5532| | 2010-4-7 22:35 | 只看该作者
上下拉是为了提供到线检测和低速、全速设备辨认,串的电阻是为了做信号端匹配。

使用特权

评论回复
地板
航行天下| | 2010-4-8 16:11 | 只看该作者
不加拉,没有信号时什么状态呢?:lol

使用特权

评论回复
5
HonMe| | 2010-4-9 08:29 | 只看该作者
:)

使用特权

评论回复
6
ninibaba| | 2010-4-9 14:32 | 只看该作者
判断是否有设备插入
全速与高速上拉D+、
低速上拉D—

使用特权

评论回复
7
kubuco| | 2010-4-20 16:55 | 只看该作者
欧姆定律

使用特权

评论回复
8
lirunze| | 2010-4-21 19:17 | 只看该作者
6楼说的极对,不过很多USB芯片已经把电阻发到里面了!

使用特权

评论回复
9
cliffboy| | 2011-10-31 15:07 | 只看该作者
请教一个问题,信号端阻抗匹配电阻大小一般如何确定?
3# NE5532

使用特权

评论回复
10
iC921| | 2011-10-31 18:02 | 只看该作者
这个USB我不了解。但上拉下拉通常总是用于确定总线没有驱动器驱动时给出一种确定的状态用的。
因为悬浮的总线极容易因为环境电磁场的干扰而呈不确定状态。

使用特权

评论回复
11
jiamingz| | 2011-11-1 13:32 | 只看该作者
详细看下USB枚举流程。

使用特权

评论回复
12
hpy013| | 2011-11-2 11:20 | 只看该作者
#3楼正解。
另外USB2.0还规定,差分的传输线特征阻抗为90ohm, 单端为45ohm,串联电阻的目的就是让USB终端匹配上。

使用特权

评论回复
13
zwwlwslez| | 2011-11-2 15:44 | 只看该作者
学习了

使用特权

评论回复
14
afeikuo7| | 2011-11-2 15:59 | 只看该作者
围观学习...

使用特权

评论回复
15
chenyh85| | 2012-2-13 11:14 | 只看该作者
:lol

使用特权

评论回复
16
yoyof3| | 2016-12-24 16:00 | 只看该作者
yangxiaolongqq 发表于 2010-4-7 21:47
上拉的目的把D+定义为高电平,同理下拉D- 是低电平(前端无输出信号时)。至于其余的两个电阻是起限流作用 ...

你真是误人子弟啊,啥都敢写!!!

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

6

主题

13

帖子

1

粉丝