8
71
213
中级技术员
使用特权
197
3445
1万
资深工程师
QQ截图20170209175520.png (371.7 KB )
下载附件
2017-2-9 17:55 上传
50
1744
5387
高级工程师
144
533
1961
版主
3
2416
7248
734774645 发表于 2017-2-9 17:55
图1.PNG (63.07 KB )
2017-2-10 08:22 上传
图一
图2.PNG (72.46 KB )
图二
图3.PNG (100.79 KB )
图三
18
77
235
1120
5万
4944
2万
4
2381
7204
5
704
3026
中级工程师
39
4284
0
实习生
bfl111 发表于 2017-2-10 08:26 图一和图二是看原子的原理图,它在20脚jtag接口把swdio和swclk加了上下拉电阻;图三里面的CN2接口里面 ...
734774645 发表于 2017-2-12 10:58 必要的情况下有些通信接口加电阻为了降低功耗保护内部接口。
734774645 发表于 2017-2-12 10:57 我发的图是官方的开发板的,建议参考官方开发板的图。
46
180
543
高级技术员
发表回复 本版积分规则 回帖后跳转到最后一页
发帖类勋章
时间类勋章
人才类勋章
等级类勋章
1
扫码关注 21ic 官方微信
扫码关注嵌入式微处理器
扫码关注21ic项目外包
扫码关注21ic视频号
扫码关注21ic抖音号
本站介绍 | 申请友情链接 | 欢迎投稿 | 隐私声明 | 广告业务 | 网站地图 | 联系我们 | 诚聘英才 | 论坛帮助
京公网安备 11010802024343号