这个是怎么算的?

[复制链接]
1472|22
 楼主| wyjie 发表于 2017-2-10 21:54 | 显示全部楼层 |阅读模式
配置的效果是50MHZ,这个是怎么算的?是把8MHZ的外部晶振先倍频到400MHZ,然后再分频?
iamaiqiyi 发表于 2017-2-10 21:56 | 显示全部楼层
你要使用的是PLL吗?
zhenykun 发表于 2017-2-10 21:58 | 显示全部楼层
然后呢?你是怎么应对这个的呢
iamaiqiyi 发表于 2017-2-10 21:59 | 显示全部楼层
你使用的哪个PLL电路?
 楼主| wyjie 发表于 2017-2-10 22:00 | 显示全部楼层
SysCtlClockSet(SYSCTL_SYSDIV_4 | SYSCTL_USE_PLL | SYSCTL_OSC_MAIN |

                   SYSCTL_XTAL_8MHZ);
dengdc 发表于 2017-2-10 22:02 | 显示全部楼层
从字面上看是4分频,反推的话就是200MHZ
 楼主| wyjie 发表于 2017-2-10 22:04 | 显示全部楼层
是啊,我想用12MHZ的时候,分不出来这个频率的,不是12.5,就是11.768。
zhaoxqi 发表于 2017-2-10 22:07 | 显示全部楼层
因为SYSCTL_USE_PLL启用了内部的PLL,它的时钟参考源是外部晶振,PLL额定值是200MHz,SYSCTL_SYSDIV_4将其四分频,所以是50MHz不知道你用哪款芯片,811的话内部有内部振荡器12MHz+-30%
jiaxw 发表于 2017-2-10 22:32 | 显示全部楼层
学习了,1,2分频文档里面不是说得很清楚了么
wuhany 发表于 2017-2-10 22:34 | 显示全部楼层

PLL-400MHz后就进行了一次分频(除2),这时已经是200MHz了,然后才是你写
的分频系数,手册上说了1/2/3分频系数保留,至于保留可能就是不让你这么设,或
者即使你设了也按最大50MHz工作。
wuhany 发表于 2017-2-10 22:36 | 显示全部楼层
还有你的17和16.5分频是怎么设出来的,设置分频系数总共才4个位,除非你的芯片支持80MHz工作.
zhaoxqi 发表于 2017-2-10 22:39 | 显示全部楼层
我说的情况是针对LM3S811的,帖子里已经说明了,截图也出自811的数据手册,至于框图上的200MHz是否是从内部其他400MHz分频来的,我不知道的,我只是初学,呵呵。我猜不是,不然为何框图里不写成400MHz,而且后面的技术参数也不写成400MHz,而是200MHz?
zhaoxqi 发表于 2017-2-10 22:40 | 显示全部楼层
截图可能是8000系列的,至少LM3S8962数据手册里头有一模一样的图表,在第183和第184页。楼主你的截图出自哪个芯片的文档?这个问题要看你的具体MCU型号,这个型号你都没弄清楚,不好讨论吧:)
 楼主| wyjie 发表于 2017-2-10 22:46 | 显示全部楼层
哦,那我就知道怎么回事了,多谢大家,结贴了哈
selongli 发表于 2017-2-11 10:35 | 显示全部楼层
dengdc 发表于 2017-2-10 22:02
从字面上看是4分频,反推的话就是200MHZ

这么的频率能够到这么大吗、
selongli 发表于 2017-2-11 10:35 | 显示全部楼层
楼主用的什么mcu,频率能够到400M?
Rangar 发表于 2017-2-15 21:44 | 显示全部楼层
PLL额定值是200MHz,SYSCTL_SYSDIV_4将其四分频
baimiaocun2015 发表于 2017-2-15 22:42 | 显示全部楼层
8M到50M的,,先倍频到200M的,,在分频到50M的
comeon201208 发表于 2017-2-15 23:13 | 显示全部楼层
这个貌似很难的,,需要看倍频的倍数跟分频的系数的
xietingfeng 发表于 2017-2-16 20:13 | 显示全部楼层
你使用的是什么的处理器?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

927

主题

12706

帖子

5

粉丝
快速回复 在线客服 返回列表 返回顶部