高速信号质量问题,求救!

[复制链接]
2960|3
 楼主| pangolin 发表于 2010-4-17 20:54 | 显示全部楼层 |阅读模式
本帖最后由 pangolin 于 2010-4-17 21:00 编辑

大家好,我最近在调试DDR3 SDRAM接口,使用TEK50Gsps采样率的示波器测量了DQDQS信号(各一根),得到如下测试图形和分析数据(图1

其中,上图为眼图,橙色的为DQS,绿色的为DQ;下图为时域波形,黄色的是DQS,紫色的是DQ
DQS信号看起来没什么问题,我的问题是:为什么DQ信号从低电平到高电平上升时,到达一定幅度后(眼图中-0.5ns处)便开始很缓慢地上升?为什么不是下面这种波形(图2

还可以看到,下降时到达一定幅度后(约0.5V),也是开始缓慢下降,怎么解释呢?
DQ信号传输路径如下(图3

有的工程师说可能是Driver的电源不好,即信号翻转时电源瞬态压降较大,感觉很有道理,但是我们直接测量了芯片引脚上1.5V电源脚时,却并未发现压降。
求高手赐教!

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?注册

×
lifan 发表于 2010-5-23 21:09 | 显示全部楼层
在信号发生反转的时刻,如果从时域分析,是由许多不同频率的正弦波组成的,传输线对高频的成份衰减大,所以看到的就是上升沿/下降沿变得平滑了。
jasonell 发表于 2010-5-24 09:06 | 显示全部楼层
ddr3 的阻抗标准40ohm, 这是点对点, 点对多点,要修正,
从图上看,是驱动端强度不够。上升/下降沿幅度不够,后期缓慢攀升是vtt的功劳。
guet 发表于 2010-5-24 10:01 | 显示全部楼层
从图中没看到什么反射
主要是传输线的容性负载,介质损耗使上升时间变大,还有电源的滤波设计得不好
您需要登录后才可以回帖 登录 | 注册

本版积分规则

4

主题

4

帖子

0

粉丝
快速回复 在线客服 返回列表 返回顶部