我已经用matlab设计出来了一个滤波器
然后在进行FPGA实现的时候遇到了问题。 我用的是Verilog 来编写的
零点系数的实现没有问题,但是极点系数的实现,需要采用通用乘法器IP核, 然而参考书上没有给具体使用IP核的方法。 于是顶层文件运行总是有错误,
C:\Users\Administrator\Desktop
我的理解是:零点系数实现与极点系数实现都是顶层模块的子模块
C:\Users\Administrator\Desktop
希望有大神指点一下怎么设置乘法器的IP核!!! 求助求助! |