[FPGA] 基于FPGA的多通道1M采样率AD同步采样存储问题

[复制链接]
1890|9
 楼主| 我看看 发表于 2017-5-16 11:27 | 显示全部楼层 |阅读模式
小菜鸟求助:1M或者2M采样率的AD算高速AD吗,采样电路设计的时候需要注意什么(PCB布局布线等方面),可以推荐一种基于FPGA的多通道同步AD采样的高速数据存储方案吗?
nethopper 发表于 2017-5-19 17:21 | 显示全部楼层
2M不算高速吧
dzcql 发表于 2017-5-22 19:46 | 显示全部楼层
可以参考下芯片原厂的Demo板,一般都有推荐PCB布局
zbl1118 发表于 2017-8-8 21:50 | 显示全部楼层
百M之上才算高速的
zhangmangui 发表于 2017-8-9 20:32 来自手机 | 显示全部楼层
哈哈哈哈  市面上百兆的算高一些的
zhangmangui 发表于 2017-8-9 20:33 来自手机 | 显示全部楼层
fpga大部分都能满足 主要看看io翻转速率  布局布线可以细聊
lknudt 发表于 2017-8-10 10:40 | 显示全部楼层
做过1G采样率FPGA采集卡的飘过
zxq6 发表于 2017-8-12 10:32 来自手机 | 显示全部楼层
lknudt 发表于 2017-8-10 10:40
做过1G采样率FPGA采集卡的飘过

这个得lvds把?
原子弹001 发表于 2017-8-12 19:14 | 显示全部楼层
学习FPGA。来北京至芯科技,谢谢!!!!!!!!!
lknudt 发表于 2017-8-14 09:58 | 显示全部楼层
zxq6 发表于 2017-8-12 10:32
这个得lvds把?

差不多十年前的事情了,具体细节差不多都忘了。
记得是两颗500M的AD乒乓采样来实现1G采样率,PCIE的卡。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

19

主题

35

帖子

2

粉丝
快速回复 在线客服 返回列表 返回顶部