MSP430F5438的DCO频率究竟是如何确定的

[复制链接]
1378|31
 楼主| wyjie 发表于 2017-6-11 13:49 | 显示全部楼层 |阅读模式
MSP430F5438的DCO频率究竟是如何确定的
liliang9554 发表于 2017-6-11 13:51 | 显示全部楼层

有FLL的430中,DCO频率有两种设置方法。
一种是由DCORSEL、DCO、MOD设定,
另一种就是由
Fdco=D*(N+1)*(Ffllrefclk/n)
Fdcodiv=(N+1)*(Ffllrefclk/n)
两个公式计算。
 楼主| wyjie 发表于 2017-6-11 13:54 | 显示全部楼层

嗯,我再看用户指南时,说FLL对DCO的频率起稳定作用。这里的“稳定”是什么意思呢?
 楼主| wyjie 发表于 2017-6-11 13:57 | 显示全部楼层

是不是先要通过DCORSEL、DCO、MOD设置一个范围,然后再由FLL去在这个范围内精确稳定到某一个值啊?
zhanghqi 发表于 2017-6-11 14:00 | 显示全部楼层

这么这样了?
 楼主| wyjie 发表于 2017-6-11 14:02 | 显示全部楼层

因为每次我对UCSCTL2中的FLLD设置时,通过管脚输出的DCO和DCODIV频率都不是通过上述两个公式计算得到的。
shimx 发表于 2017-6-11 14:04 | 显示全部楼层
FLL是指Fre Locked Loop是锁频环的意思,可以对DCO的频率做锁定,提高时钟的稳定性
zhanghqi 发表于 2017-6-11 14:06 | 显示全部楼层
锁频环可以理解为一个负反馈, Faclk 是一端,分频后的DCO 是另一端,分频系数就是这里的D 和 N ,找个5系列的用户指南看一下就会比较清晰。
 楼主| wyjie 发表于 2017-6-11 14:08 | 显示全部楼层
搞定了,呵呵,犯了低级错误……结贴啦,多谢各位
mmbs 发表于 2017-6-11 22:09 | 显示全部楼层
正常就是1MHZ信号。
mmbs 发表于 2017-6-11 22:12 | 显示全部楼层
zhangbo1985 发表于 2017-6-15 22:04 | 显示全部楼层
liliang9554 发表于 2017-6-11 13:51
有FLL的430中,DCO频率有两种设置方法。
一种是由DCORSEL、DCO、MOD设定,
另一种就是由

这个主要是根据分频倍频来计算的
sdCAD 发表于 2017-6-15 22:58 | 显示全部楼层
不是正常的1Mhz的时钟信号吗
sdCAD 发表于 2017-6-15 22:59 | 显示全部楼层
默认DCO设置为RSELx = 7, DCOx = 3, MODx = 0
kkzz 发表于 2017-6-16 16:38 | 显示全部楼层
DCO =~1.045MHz
hudi008 发表于 2017-6-16 16:39 | 显示全部楼层
DCOx 负责 DCO 频率阶梯选择
lzmm 发表于 2017-6-16 16:39 | 显示全部楼层
UCSCTL0 寄存器中的 DCO 和 MOD
minzisc 发表于 2017-6-16 16:39 | 显示全部楼层
在MSP430F5438的频率设置中 一般采用DCO
selongli 发表于 2017-6-16 16:40 | 显示全部楼层
是需要设置代码吗?
fentianyou 发表于 2017-6-16 16:40 | 显示全部楼层
改变一下SMCLK的频率,这就要改变DCO的频率
您需要登录后才可以回帖 登录 | 注册

本版积分规则

927

主题

12706

帖子

5

粉丝
快速回复 在线客服 返回列表 返回顶部