打印

与非门CD4012引脚该如何处置

[复制链接]
6219|7
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
cxzlxl|  楼主 | 2010-6-9 22:07 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式
CD4012内部集成了两个与非门,每个门对应4个输入引脚和一个输出引脚,现在的情况是其中一个门的引脚我全部用光了,但是另外的一个门我只用到了一个输入引脚,那么剩下的3个输入引脚该怎么样处理?听说是不能悬空的,应该要接高电平吧

相关帖子

沙发
maychang| | 2010-6-9 22:16 | 只看该作者
可以将四个输入引脚接到一起,这样的接法输入电容将增加到四倍,不过工作频率不是很高时问题不大。
另一方法是将多余的输入端接高电平,这样可以保持逻辑关系不变。此四输入与非门实际上仅是一个非门。

使用特权

评论回复
板凳
cxzlxl|  楼主 | 2010-6-10 16:10 | 只看该作者
呵呵!谢谢斑竹

使用特权

评论回复
地板
cxzlxl|  楼主 | 2010-6-12 09:19 | 只看该作者
实际中我用了这样的一个电路,希望得到的效果是:光藕一旦导通,4012的5脚信号被拉低,随即芯片发出一个高电平故障信号.但是在这里有一个问题,就是当光藕导通时,也担心其C极的电压不足够低,导致4012仍认为是高电平信号,所以芯片没有动作

使用特权

评论回复
5
cxzlxl|  楼主 | 2010-6-12 09:19 | 只看该作者

使用特权

评论回复
6
天神下凡| | 2010-6-12 11:39 | 只看该作者
增大上拉电阻,C的电压就低了。

使用特权

评论回复
7
maychang| | 2010-6-12 12:08 | 只看该作者
光耦输出低电平只要低于4.5V即可。上拉电阻取值合适的话,光耦输出一般都低于1V。
所以4楼不必担心。
但仔细计算上拉电阻,仍是必要的。

使用特权

评论回复
8
capturepower| | 2010-6-12 22:12 | 只看该作者
呵呵!谢谢!又学到了一招

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

195

主题

544

帖子

3

粉丝