本帖最后由 溜溜 于 2010-7-16 21:13 编辑
这是对DSO的采样控制器的一个选型,说到这里大概大家都可以对模拟端的框图有一个猜想了。
FPGA?有人说是不是有点太牛刀了点,好多CPLD 足以胜任,其实非也。
XC3S50AN是我的选择,这里不详细说明它的技术参数了,说一下价格,25元RMB左右,这个价格可以将DSO的触发(可多种方式),测频,峰峰值等等更复杂的运算 N多的功能做进去,结果发现还有一小半的容量还没用完,扩展的前途无量啊。
说到扩展我多一句,WangKJ老哥的那个什么LCD + SDRAM控制器真他妈的让我流口水,但是要付钱的,哎,没钱,我选个带 SDRAM控制器的CPU,呵呵,解决这个问题,还没有BUG的担心。WangKJ你别说要送我源码啊设计图啊什么的,我可不讲客气的。
另一个原因就是FGPA的速度可以很轻松的上到几百M(PLL built in ),控制100M的AD绰绰有余,一般的CPLD似乎有点吃力,将两通道AD交差采样(CLK 反相)当成单通道用,采样率X2的结果对于一般看看波形的我们来说也是好事一桩。
说到采样控制器必须要说一下采样深度和触发显示。
采样深度 64KBytes/Ch, 高速SRAM由FGPA控制并提供static memory interface给CPU读取采样数据。
触发显示 支持预触发显然是必须的(pre-trigger and post-trigger)。 |