打印

DSP的硬件设计和其他的电路板有什么不同的地方?

[复制链接]
1235|29
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
dengdc|  楼主 | 2017-7-9 23:33 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
沙发
zhaoxqi| | 2017-7-9 23:36 | 只看该作者
主要考虑应该是电压的高低和电流的大小吧。

使用特权

评论回复
板凳
huangchui| | 2017-7-9 23:38 | 只看该作者
时序是不是也要考虑啊?

使用特权

评论回复
地板
jiajs| | 2017-7-9 23:44 | 只看该作者
电压和时序

使用特权

评论回复
5
zhanghqi| | 2017-7-9 23:46 | 只看该作者

在DSP电路中,对所有的输入信号必须有明确的处理,不能悬浮或置之不理。

使用特权

评论回复
6
zhenykun| | 2017-7-9 23:48 | 只看该作者

ARM的设计也有这一点吧,在电磁兼容的角度,引脚悬浮不好……

使用特权

评论回复
7
liliang9554| | 2017-7-9 23:50 | 只看该作者

注意之一应同时设计上电复位电路和人工复位电路

使用特权

评论回复
8
liliang9554| | 2017-7-9 23:52 | 只看该作者

在系统运行中出现故障时可方便地人工复位。

使用特权

评论回复
9
huangchui| | 2017-7-9 23:55 | 只看该作者
DSP时钟可由外部提供,也可由板上的晶振提供。但一般DSP系统中经常使用外部时钟输入,因为使用外部时钟时,时钟的精度高、稳定性好、使用方便。

使用特权

评论回复
10
wyjie| | 2017-7-9 23:56 | 只看该作者

若采用外部时钟,选择晶振时应对其稳定性、毛刺做全面的检验,以便DSP系统可靠地工作。

使用特权

评论回复
11
jlyuan| | 2017-7-9 23:58 | 只看该作者

电压待考虑

使用特权

评论回复
12
kkzz| | 2017-7-10 16:37 | 只看该作者
需要注意DSP电路板设计的复杂性

使用特权

评论回复
13
hudi008| | 2017-7-10 16:37 | 只看该作者
用的输入引脚不能悬空不接

使用特权

评论回复
14
lzmm| | 2017-7-10 16:37 | 只看该作者
片内RAM运行稳定,不受外部的干扰影响,也不会干扰外部。

使用特权

评论回复
15
minzisc| | 2017-7-10 16:38 | 只看该作者
DSP系统中,经常有5V和3.3V的DSP混接问题。

使用特权

评论回复
16
selongli| | 2017-7-10 16:39 | 只看该作者
是在考虑算法需求、成本、体积和功耗核算的基础上完成的

使用特权

评论回复
17
fentianyou| | 2017-7-10 16:39 | 只看该作者
未用的I/O引脚:如果确省状态为输入引脚,则作为非关键的输入引脚处理,上拉或下拉为固定的电平;如果确省状态为输出引脚,则可以悬空不接

使用特权

评论回复
18
xiaoyaodz| | 2017-7-10 16:39 | 只看该作者
DSP外接存储器的控制方式需要注意。

使用特权

评论回复
19
updownq| | 2017-7-10 16:40 | 只看该作者
DSP的控制信号RS和HOLD信号接高电平。

使用特权

评论回复
20
sanfuzi| | 2017-7-10 16:40 | 只看该作者
同简单的数字电路设计相比较,面临更多相似的问题。

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

892

主题

13885

帖子

7

粉丝