DSP的硬件设计和其他的电路板有什么不同的地方?

[复制链接]
1723|29
 楼主| dengdc 发表于 2017-7-9 23:33 | 显示全部楼层 |阅读模式
DSP的硬件设计和其他的电路板有什么不同的地方?
zhaoxqi 发表于 2017-7-9 23:36 | 显示全部楼层
主要考虑应该是电压的高低和电流的大小吧。
huangchui 发表于 2017-7-9 23:38 | 显示全部楼层
时序是不是也要考虑啊?
jiajs 发表于 2017-7-9 23:44 | 显示全部楼层
电压和时序
zhanghqi 发表于 2017-7-9 23:46 | 显示全部楼层

在DSP电路中,对所有的输入信号必须有明确的处理,不能悬浮或置之不理。
zhenykun 发表于 2017-7-9 23:48 | 显示全部楼层

ARM的设计也有这一点吧,在电磁兼容的角度,引脚悬浮不好……
liliang9554 发表于 2017-7-9 23:50 | 显示全部楼层

注意之一应同时设计上电复位电路和人工复位电路
liliang9554 发表于 2017-7-9 23:52 | 显示全部楼层

在系统运行中出现故障时可方便地人工复位。
huangchui 发表于 2017-7-9 23:55 | 显示全部楼层
DSP时钟可由外部提供,也可由板上的晶振提供。但一般DSP系统中经常使用外部时钟输入,因为使用外部时钟时,时钟的精度高、稳定性好、使用方便。
wyjie 发表于 2017-7-9 23:56 | 显示全部楼层

若采用外部时钟,选择晶振时应对其稳定性、毛刺做全面的检验,以便DSP系统可靠地工作。
jlyuan 发表于 2017-7-9 23:58 | 显示全部楼层

电压待考虑
kkzz 发表于 2017-7-10 16:37 | 显示全部楼层
需要注意DSP电路板设计的复杂性
hudi008 发表于 2017-7-10 16:37 | 显示全部楼层
用的输入引脚不能悬空不接
lzmm 发表于 2017-7-10 16:37 | 显示全部楼层
片内RAM运行稳定,不受外部的干扰影响,也不会干扰外部。
minzisc 发表于 2017-7-10 16:38 | 显示全部楼层
DSP系统中,经常有5V和3.3V的DSP混接问题。
selongli 发表于 2017-7-10 16:39 | 显示全部楼层
是在考虑算法需求、成本、体积和功耗核算的基础上完成的
fentianyou 发表于 2017-7-10 16:39 | 显示全部楼层
未用的I/O引脚:如果确省状态为输入引脚,则作为非关键的输入引脚处理,上拉或下拉为固定的电平;如果确省状态为输出引脚,则可以悬空不接
xiaoyaodz 发表于 2017-7-10 16:39 | 显示全部楼层
DSP外接存储器的控制方式需要注意。
updownq 发表于 2017-7-10 16:40 | 显示全部楼层
DSP的控制信号RS和HOLD信号接高电平。
sanfuzi 发表于 2017-7-10 16:40 | 显示全部楼层
同简单的数字电路设计相比较,面临更多相似的问题。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

892

主题

13885

帖子

7

粉丝
快速回复 在线客服 返回列表 返回顶部