求教chunyang老大,传输模块时钟失步的问题

[复制链接]
3240|2
 楼主| jeoker_liu 发表于 2007-4-6 11:22 | 显示全部楼层 |阅读模式
&nbsp;&nbsp;&nbsp;&nbsp;无线传输模块在接收数据时,能够正常收到数据.但是在有时会出现高误码率的现象.在分析此时的示波器截图后,发现在出现高误码的那一部分,有一个时钟周期加宽,导致1bit的数据丢失,使接下来的数据错开了一位.<br />&nbsp;&nbsp;&nbsp;&nbsp;这应该是接收端同步时钟提取的问题,所以我把重点放在锁相环上,但是又不知道具体如何调整.<br />&nbsp;&nbsp;&nbsp;&nbsp;我的数传模块芯片用的是CC1020.<br />&nbsp;&nbsp;&nbsp;&nbsp;请问chunyang大哥,我应该怎么对锁相环或是芯片的同步时钟提取模块进行优化?谢谢!!!!
chunyang 发表于 2007-4-6 11:26 | 显示全部楼层

对于CC1020这样的一体化芯片是无法基于芯片优化同步时钟的

除非你外部进行,用曼彻斯特编码加之软件滤波可改善。
 楼主| jeoker_liu 发表于 2007-4-6 14:44 | 显示全部楼层

我测试了改为曼彻斯特编码后的接收情况

&nbsp;&nbsp;&nbsp;&nbsp;改用曼彻斯特编码传输后,从接收到的数据来看,它能够减少普通干扰引起的误码,但无法消除时钟失步,而且好象还使时钟失步的现象出现得更加频繁了.<br />&nbsp;&nbsp;&nbsp;&nbsp;chunyang大哥,能不能给小弟解释下软件滤波的概念呢?<br />&nbsp;&nbsp;&nbsp;&nbsp;谢谢
您需要登录后才可以回帖 登录 | 注册

本版积分规则

4

主题

12

帖子

0

粉丝
快速回复 在线客服 返回列表 返回顶部