打印

赛灵思ISE12.3 发布—引入 AMBA 4 AXI4 IP 核

[复制链接]
2441|1
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
mzhang198|  楼主 | 2010-10-13 14:40 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
http://www.xilinx.com/cn/tools/designtools.htm

赛灵思推出ISE 12.3设计套件引入 AMBA 4 AXI4 IP 核,
增强PlanAhead 设计与分析控制台,并进一步优化功耗
ISE 12.3设计套件的发布, 标志着支持 AXI4 接口 IP的推出,和即插即用FPGA 设计的实现
2010 10 12 日,中国北京 — 全球可编程平台领导厂商赛灵思公司(Xilinx, Inc. (NASDAQ:XLNX) )宣布推出 ISE® 12.3设计套件,这标志着这个FPGA 行业领导者针对片上系统设计的互联功能模块, 开始推出满足AMBA® 4 AXI4 规范的IP核,以及用于提高生产力的 PlanAhead™ 设计和分析控制台,同时还推出了用于降低了Spartan®-6 FPGA 设计动态功耗的智能时钟门控技术。
赛灵思全球市场营销高级副总裁 Vin Ratford 指出:“作为我们支持即插即用型 FPGA 设计互连战略的一部分, 赛灵思第一个率先标准化AMBA 4规范。已经在 AMBA AXI3 和 AXI4 接口 IP 上进行巨大投资的 SoC 设计人员有充分的理由选用赛灵思可编程平台,而非其它 FPGA 和 ASIC 解决方案。AXI4 互连固有的灵活性使其能满足所有的性能和占位面积要求,同时也便于客户集成来自其他领域和IP 提供商的 IP。此外,它还能使 ASIC 设计人员方便地将已有的设计和 IP 移植到赛灵思的FPGA 上来。”
赛灵思AMBA 4 AXI4 规范的部署,意味着客户可以用统一的方法实现IP模块互连,同时还能通过对IP 的利用和复用更全面地使用设计资源,并简化所有 IP提供商之间的集成,进而支持即插即用的 FPGA 设计。就内核使用和集成工具而言,ISE 设计套件12.3 的推出, 增强了CORE Generator™ 工具,通过提供高度参数化的 IP以及赛灵思 Platform Studio 和 System Generator 工具,使设计人员能够迅速配置系统架构、总线和外设,从而显著加速设计进程。
ARM 处理器部门营销总监 Michael Dimelow 指出:“随着新设计方案复杂性的不断提升和规模的不断扩大,通信与互连成为衡量系统性能的关键。AMBA 标准的开放性,,为系统设计人员进行SoC 和FPGA设计 提供了丰富可用的IP选择,从而加快了产品的上市进程。”
Mercury Computer Systems 公司 Silicon IP 工程总监 Charlie Frazer 指出:“Mercury对于标准和行业杠杆作用的支持,使得我们选择符合 AXI4 标准的要求。因为该标准拥有广泛的生态系统支持、拥有产品尽快上市的优势,同时和赛灵思公司的产品发展蓝图相一致。”
供货与价格情况
ISE 12.3设计套件现已开始供货,并提供所有 ISE 版本,逻辑版本起价为 2995 美元。客户可从赛灵思网站免费下载全功能30 天评估版本立即启动设计或者欲了解有关 ISE 12设计套件中低功耗、低成本的设计方法及生产率力新的更多详情,敬请访问:http://www.xilinx.com/cn/tools/designtools.htm
包括 AXI4、AXI4-Lite 以及 AXI4-Stream 在内的 AMBA 4 第一阶段的规范现可通过以下网站下载:http://www.amba.com

相关帖子

沙发
钻研的鱼| | 2010-10-16 09:26 | 只看该作者
xilinx嵌入arm核对整个fpga设计提供一个新的思路,感到纳闷的是为何不嵌入x86核?可能arm更适合嵌入式设计?intel在最近的产品发布会上有一款产品,是x86cpu嵌入altera的fpga,以后的市场竞争会越来越激烈

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

1

主题

157

帖子

1

粉丝