[ZLG-ARM] LPC2138\2132系统频率倍频后,实时时钟出问题

[复制链接]
2946|2
 楼主| jstu023123 发表于 2010-11-9 12:46 | 显示全部楼层 |阅读模式
LPC2138\2132调试实时时钟,系统各频率设置为:
#define Fosc            11059200                  //应当与实际一至晶振频率,10MHz~25MHz,应当与实际一至
#define Fcclk           (Fosc * 5)                  //系统频率,必须为Fosc的整数倍(1~32),且<=60MHZ
#define Fcco            (Fcclk * 4)                 //CCO频率,必须为Fcclk的2、4、8、16倍,范围为156MHz~320MHz
#define Fpclk           (Fcclk / 4) * 4            //VPB时钟频率,只能为(Fcclk / 4)的1、2、4倍

实时时钟读写出现问题,每次读寄存器的值会跳变,也不能置时间常数,保存不了。将#define Fpclk   (Fcclk / 4) * 2后,时钟能正常运行。。。是Fpclk太高了吗?!文档中也没有此类说明嘛。。。各位帮忙看看
bairan168 发表于 2010-11-17 18:33 | 显示全部楼层
抱歉,我还没有学到这儿哦,
amini 发表于 2010-12-29 16:54 | 显示全部楼层
您需要登录后才可以回帖 登录 | 注册

本版积分规则

40

主题

93

帖子

0

粉丝
快速回复 在线客服 返回列表 返回顶部